- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE \* ROMAN
PAGE \* ROMAN III
成 绩 评 定 表
学生姓名 班级学号
专 业 课程设计
题目
Y=A+B(C+D)
的电路和版图设计
评
语
组长签字:
成绩
A+B(C+D)
日期
年 月 日
课程设计任务书
学 院 学生姓名
课程设计题目
信息科学与工程学院 专 业
班级学号
Y=A+B(C+D) 的电路和版图设计
实践教学要求与任务:
1、学习和掌握 tanner 软件的设计流程
2、熟悉 Y=A+B(C+D)工作原理,根据电路原理图,绘制版图,设计仿真网表文件, 利用仿真工具完成电路分析流程。
3、完成全部设计内容,撰写设计报告。
工作计划与进度安排:
第一周
周一:教师布置课设任务,学生收集资料,做方案设计。周二:熟悉软件操作方法。
周三~四:画电路图周五:电路仿真。
第二周
周一~二:画版图。周三:版图仿真。周四:验证。
周五:写报告书,验收。
指导教师:
年 月 日
专业负责人:
年 月 日
学院教学副院长:
年 月 日
目录
绪 论 1
设计背景 1
设计目标 1
Y=A+B(C+D)的电路和版图设计 3
电路原理图 3
Y=A+B(C+D) 的电路仿真观察波形 4
Y=A+B(C+D) 的版图绘制 5
Y=A+B(C+D) 的版图仿真观察波形 5
LVS 检查匹配 6
总 结 8
参考文献 9
附录一 电路原理图网表 10
附录二 版图图网表 10
PAGE
PAGE 1
1 绪 论
设计背景
随着集成电路技术的日益进步,使得计算机辅助设计(CAD)技术已成为电路设计师不可缺少的有力工具[1]。国内外电子线路 CAD 软件的相继推出与版本更新,使 CAD 技术的应用渗透到电子线路与系统设计的各个领域,如芯片版图的绘制、电路的绘图、模拟电路仿真、逻辑电路仿真、优化设计、印刷电路板的布线等。CAD 技术的发展使得电子线路设计的速度、质量和精度得以保证[2]。在众多的 CAD 工具软件中,Spice 程序是精度最高、最受欢迎的软件工具,tanner 是用来 IC 版图绘制软件,许多 EDA 系统软件的电路模拟部分是应用 Spice 程序来完成的,而 tanner 软件是一款学习阶段应用的版图绘制软件,对于初学者是一个上手快,操作简单的 EDA 软件。
Tanner 集成电路设计软件是由 Tanner Research 公司开发的基于 Windows 平台的用于集成电路设计的工具软件。该软件功能十分强大,易学易用,包括S-Edit,T-Spice,W-Edit,L-Edit 与 LVS,从电路设计、分析模拟到电路布局一应俱全。其中的 L-Edit 版图编辑器在国内应用广泛,具有很高知名度。
L-Edit Pro 是 Tanner EDA 软件公司所出品的一个 IC 设计和验证的高性能软件系统模块,具有高效率,交互式等特点,强大而且完善的功能包括从 IC 设计到输出,以及最后的加工服务,完全可以媲美百万美元级的 IC 设计软件。L-Edit Pro 包含 IC 设计编辑器(Layout Editor)、自动布线系统(Standard Cell Place Route) 、线上设计规则检查器( DRC )、组件特性提取器( Device Extractor)、设计布局与电路 netlist 的比较器(LVS)、CMOS Library、Marco Library,这些模块组成了一个完整的 IC 设计与验证解决方案。L-Edit Pro 丰富完善的功能为每个 IC 设计者和生产商提供了快速、易用、精确的设计系统。
设计目标
用 tanner 软件中的原理图编辑器S-Edit 编辑 Y=A+B(C+D)电路原理图。
用 tanner 软件中的 W-Edit 对 Y=A+B(C+D)的电路进行仿真,并观察波形。
用 tanner 软件中的 L-Edit 绘制 Y=A+B(C+D)的版图,并进行 DRC 验证。
用 W-Edit 对 Y=A+B(C+D)的版图电路进行仿真并观察波形。
用tanner 软件中的layout-Edit 对Y=A+B(C+D)进行LVS 检验观察原理图版图的匹配程度。
2.Y=A+B(C+D)的电路和版图设计
电路原理图
Y=A+B(C+D) 的电路原理如图 2.1 所示。当输入的信号 ABCD 满足 0000、0001, 或 0010 等,即满足上拉网络导通的条件时,输出 Y 为高电平。当输入信号为 1010 或 1000 等满足下拉网络导通的条件时,输出 Y 为低电平。实现 Y=A+B(C+D) 的逻辑运算。通过真值表可以得出当输入信号为 0000、0001、0010、0011、0100 时
您可能关注的文档
最近下载
- _【石油修井】特殊井大修工艺技术.pdf VIP
- 《0~3岁婴幼儿教育活动设计与指导》项目四 婴幼儿认知发展教育活动设计与指导.pptx VIP
- 第四章 石油修井 修井工具讲义.pdf VIP
- 2024年《义务教育课程标准(2022年版)课例式解读》初中英语读后感.docx VIP
- 银行半结构化面试必问题目及参考回答.docx VIP
- GB_T 33700-2017地基导航卫星遥感水汽观测规范.docx VIP
- GB_T 42988-2023 多源遥感影像网络协同解译.pdf VIP
- DB42T 2425-2025 自然资源光学遥感卫星影像应用分类分级规范.pdf VIP
- 油水井井筒大修作业资料讲解.ppt VIP
- H公司基层员工激励机制研究.docx VIP
原创力文档


文档评论(0)