- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
24c04 的使用说明
引脚(见: 硬件接法) 读写命令
1 0 1 0 A2 A1 A0 R\w “1001”是 AT24cxx 类型识别符(着种芯片的地址) A2 A1 A0 挂在总线上不同芯片的地址(片选)
W/R 0 写;1 读
引脚说明:
A0~A2: 芯片的地址
SCL:时钟信号线 用于产生器件所有数据发送或接收的时钟 在写方式,SCL 为高电平时, 数据必须保持稳定.且下降沿送数.
SDA:数据信号线 用于传送地址和所有数据的发送和接受
仅仅在 SCL 为低时数据才可以改变; WP:写保护 接+5V 时只能读;
接 GND 时即能写也能读;
时序
开始信号 SCL 为高电平时,SDA 由高变底
停止信号 SCL 为高电平时,SDA 由低变高
应答信号 接收数据的 IC 在接到第 8BIT 后(“写”),发出特定的低电平脉冲,表示受到数据
操作步骤:
”写” 启动总线(I 方 C)—发送器件寻址字节—应答—发送数据寻址地址—回答—发送第一个数据—应答--………….发送第 N 个数据—应答—停止总线; 写地址可以指定第一个数据地址后连续送数。 “写”分为字节写和页写两种方式.
”读” 所有的操作几乎一样.只是在读完 8 位数据以后,.从设备不是发出 ACK(低电平),
而是直接给 SETB SDA ,然后发出停止总线信号即可结束本次读.
读也分为 当前地址读 随机读 和 顺序读.
硬件接法
P1.0 接 scl(6 脚);
p1.1 接 sda(5 脚); 4 脚为 GND;
8 脚为 VCC;
剩下的 A2(3 脚) A1(2 脚) A0(1 脚),T 通过接 VCC 或 GND 以确定硬件的地址.
功能: 显示 60H~63H 中的数 显示 24c04(60h~63h)读到单片机 60h~63h 中显示。
代码
VSDA BIT P1.0 VSCL BIT P1.1
org 0000h mov 60h,#00h mov 61h,#00h mov 62h,#00h mov 63h,#00h
start: LCALL DISPLAY LCALL DLE1
mov 60h,#01h
nop
nop
mov 61h,#02h mov 62h,#03h mov 63h,#04h lcall write lcall de lcall read lcall display
;############# 问题
asd: ajmp asd
;#############
ajmp start
STA: SETB VSDA SETB VSCL
NOP
nop nop nop
CLR VSDA NOP
clr vsda nop
nop nop nop
CLR VSCL RET
STOP: clr vsda setb vscl
nop nop
setb vsda RET
WRBYT: MOV 17h,#08H;上升沿WLP: RLC A
JC WR1 AJMP WR0
WLP1: DJNZ 17h,WLP NOP
NOP
SETB VSCL
NN: MOV C,VSDA JC NN
CLR VSCL
;call de RET
WR1: setb vsda setb vscl
NOP NOP
nop
clr VSCL clr vsda
AJMP WLP1
WR0: CLR vsda setb vscl
NOP NOP
nop nop
clr vscl AJMP WLP1
rdbyt : mov 10h,#08h
rlp: setb vsda setb vscl
mov c,vsda rlc a
clr vscl djnz 10h,rlp nop
setb vsda nop
nop
setb vscl ret
WRITE: mov 15h,#4
mov 16h,#50h mov r0,#60h lcall sta mov a,#0a0h lcall wrbyt mov a,16h lcall wrbyt
wda: mov a,@r0 lcall wrbyt
;lcall de inc r0
djnz 15h,wda lcall stop ret
read: mov 15h,#4 mov 16h,#50h
mov r0,#60h
ok: lcall sta mov a,#0a0h
lcall wrbyt mov a,16h lcall wrbyt lcall sta mov a,#0a1h lcall wrbyt
lcall rdbyt lcall stop mov @r0,a inc r0
inc 16h djnz 15h,ok ret
mack: clr vsda setb vscl
nop nop
clr vscl setb
原创力文档


文档评论(0)