FPGACPLD结构与应用课件.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGACPLD结构与应用课件第1页/共58页 KX康芯科技3.1 概 述 3.1.1 可编程逻辑器件的发展历程 PROM (Programmable Read Only Memory)PLA (Programmable Logic Array)PAL (Programmable Array Logic)GAL (Generic Array Logic)EPLDCPLDFPGA第2页/共58页 KX康芯科技3.1 概 述 3.1.2 可编程逻辑器件的分类 图3-2 PLD按集成度分类 第3页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.1 电路符号表示 图3-3 常用逻辑门符号与现有国标符号的对照 第4页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.1 电路符号表示 图3-4 PLD的互补缓冲器 图3-5 PLD的互补输入 图3-6 PLD中与阵列表示 第5页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.1 电路符号表示 图3-7 PLD中或阵列的表示 图3-8 阵列线连接表示 第6页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.2 PROM 图3-9 PROM基本结构 第7页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.2 PROM 图3-10 PROM的逻辑阵列结构 第8页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.2 PROM 图3-11 PROM表达的PLD阵列图 第9页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.2 PROM 图3-12 用PROM完成半加器逻辑阵列 第10页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.3 PLA 图3-13 PLA逻辑阵列示意图 第11页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.3 PLA 图3-14 PLA与 PROM的比较 第12页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.4 PAL 图3-16 PAL的常用表示 图3-15 PAL结构第13页/共58页 KX康芯科技图3-17 一种PAL16V8的部分结构图 第14页/共58页 KX康芯科技图3-15 PAL结构3.2.5 GAL 第15页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.5 GAL 图3-15 PAL结构第16页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.5 GAL 图3-20 寄存器模式组合双向输出结构 第17页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.5 GAL 图3-21 组合输出双向结构 第18页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.5 GAL 图3-22 复合型组合输出结构 第19页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.5 GAL 图3-23 反馈输入结构 第20页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.5 GAL 图3-24 输出反馈结构 第21页/共58页 KX康芯科技3.2 简单可编程逻辑器件原理 3.2.5 GAL 图3-25 简单模式输出结构 第22页/共58页 KX康芯科技3.3 CPLD的结构与工作原理 图3-25 简单模式输出结构 第23页/共58页 KX康芯科技3.3 CPLD的结构与工作原理 图3-27 MAX7128S的结构 1.逻辑阵列块(LAB) 第24页/共58页 KX康芯科技3.3 CPLD的结构与工作原理 2.宏单元 MAX7000系列中的宏单元 逻辑阵列 乘积项选择矩阵 可编程寄存器 三种时钟输入模式 全局时钟信号 全局时钟信号由高电平有效的时钟信号使能 用乘积项实现一个阵列时钟 第25页/共58页 KX康芯科技3.3 CPLD的结构与工作原理 图3-28 共享扩展乘积项结构 3.扩展乘积项 第26页/共58页 KX康芯科技3.3 CPLD的结构与工作原理 3.扩展乘积项 图3-29 并联扩展项馈送方式 第27页/共58页 KX康芯科技3.3 CPLD的结构与工作原理 4.可编程连线阵列(PIA) 图3-30 PIA信号布线到LAB的方式 第28页/共58页 KX康芯科技3.3 CPLD的结构与工作原理 5.I/O控制块 图3-31 EPM7128S器件的I/O控制块 第29页/共58页 KX康芯科技3.4 FPGA的结构与工作原理 3.4.1

文档评论(0)

kuailelaifenxian + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体太仓市沙溪镇牛文库商务信息咨询服务部
IP属地上海
统一社会信用代码/组织机构代码
92320585MA1WRHUU8N

1亿VIP精品文档

相关文档