- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第一页,共十五页,2022年,8月28日 实验准备 了解实验所用电路的引脚排列和引脚功能。 完成实验内容所要求的电路设计 自拟实验结果记录表格。 第二页,共十五页,2022年,8月28日 实验目的 1.掌握RS触发器、D触发器、JK触发器的工作原理。 2.学会正确使用RS触发器、D触发器、JK触发器。 实验项目一 基本触发器的功能测试 第三页,共十五页,2022年,8月28日 实验项目一 基本触发器的功能测试 1. 用 74LS00构成一个 RS 触发器。给出R、S波形序列,进行波形仿真,说明RS触发器的功能。 2. D触发器DFF (双D触发器74LS74中一个D触发器)功能测试。 D触发器的输入端口CLR是复位或清零,PRN是(置位);给定D(数据)、CLK(时钟)波形序列,进行波形仿真,记录输入与输出Q波形。说明D触发器是电平触发还是上升沿触发,分析原因。 3. JK触发器(双JK触发器74LS112中一个D触发器)功能测试与分析。 JK触发器输入端口,CLR是复位端,PRN是置位端,CLK是时钟。给出ClK,J,K的波形,仿真JK触发器的功能,说明JK触发器的CLK何时有效。 D触发器74LS74是上升沿触发,JK触发器74LS74是下降沿触发 第四页,共十五页,2022年,8月28日 实验项目二 简单时序电路设计 实验目的 学习利用EDA工具设计简单时序电路流程和方法。 掌握原理图输入法完成电路设计 掌握简单时序电路的分析、设计、波形仿真、器件编程及测试方法 第五页,共十五页,2022年,8月28日 实验内容(一) 1.用D触发器(74LS74)构成4位二进制异步计数器(分频器) (1) 输入所设计的4位二进制计数器电路并编译。 (2) 建立波形文件,对所设计电路进行波形仿真。并 记录Q0、Q1、Q2、Q3的状态。 (3) 对所设计电路进行器件编程。将CLK引脚连接到 实验系统的单脉冲输出插孔,4位二进制计数器输 出端Q0、Q1、Q2、Q3连接到LED显示灯,CLR、 PRN端分别连接到实验系统两个开关的输出插孔。 (4)由时钟CLK输入单脉冲,记录输入的脉冲数,同时 观测 Q0、Q1、Q2、Q3对应LED显示灯的变化情况 第六页,共十五页,2022年,8月28日 2 用74LS163 构成N进制加法计数器的设计 (N=学号+5), 在QUARTUSII平台下,采用原理图输入,进行综合,仿真。 74LS163为同步清零计数器 . 预置功能:在 CR端为’1’,LD端为’0’,在时钟共同作用下,CK上 跳后计数器状态等于预置输入DCBA,即所谓“同步” 预置功能 保持功能: CR和LD 为’1’,ET或EP任意一个为低电平计数器处于 保持功能,即输出状态不变。 计数功能: 只有四个控制输入都为’1’,计数器(163)实现 模16加法计数,当Q3 Q2 Q1 Q0=1111时,RCO=1。 实验内容(二) 第七页,共十五页,2022年,8月28日 74XX16X General Description The 160A/161A/162A/163A are high-speed 4-bit synchronous counters. They are edge-triggered, synchronously presettable, and cascadable MSI building blocks for counting, memory addressing, frequency division and other applications. The LS160A and LS162A count modulo 10 (BCD). The LS161A and LS163A count modulo 16 (binary.) The LS160A and LS161A have an asynchronous Master Reset (Clear) input that overrides, and is independent of, the clock and all other control inputs. The LS162A and
您可能关注的文档
- 小学五年级家长会演示.ppt
- 水盐代谢微量元素.ppt
- 有效沟通与团队合作.ppt
- 土壤中分解尿素的细菌的分离与计数.ppt
- 实验十一水中细菌总数的测定.ppt
- 实验一蓝藻门常见种类及细胞形态的观察.ppt
- 注塑模设计讲稿.ppt
- 生物试卷评讲.ppt
- 荧光原位杂交实验.ppt
- 用一元二次方程解决几何图形面积及动点问题.ppt
- 2025至2030中国移动治疗台行业发展研究与产业战略规划分析评估报告.docx
- 2025至2030链激酶行业细分市场及应用领域与趋势展望研究报告.docx
- 2025至2030爆炸物探测扫描仪行业市场占有率及有效策略与实施路径评估报告.docx
- 2025至2030四川省智能制造行业细分市场及应用领域与趋势展望研究报告.docx
- 2026届高三二轮复习试题政治大单元突破练1生产资料所有制与分配制度含解析.docx
- 2026届高三二轮复习试题政治大单元突破练16哲学基本思想与辩证唯物论含解析.docx
- 2026届高三二轮复习试题政治大单元突破练2社会主义市场经济体制含解析.docx
- 浙江省衢州市五校联盟2025-2026学年高二上学期期中联考技术试题-高中信息技术含解析.docx
- 浙江省金丽衢十二校2026届高三上学期11月联考政治试题含解析.docx
- 2026届高三二轮复习试题政治大单元突破练7领导力量:中国共产党的领导含解析.docx
原创力文档


文档评论(0)