- 1、本文档共10页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
STM32F10X参考手册
STM32F10X参考手册 第一版 电源控制(PWR)
可
可 7/6/2007
3
3.1
电源控制(PWR)
电源
STM32的工作电压(Vdd)为2.0?3.6V。通过内置的电压调节器提供所需的1.8V电源。
当主电源Vdd掉电后,通过Vbat脚为实时时钟(RTC)和备份寄存器提供电源。
A/D convener Temp sensor Reser block PLL(from OV Vref- uptoVODA) VREF.Vqda domain
A/D convener Temp sensor Reser block PLL
(from OV Vref- uptoVODA) VREF.
Vqda domain
Vss (3.3V)
VD0
I/O Ring
Core
STANDBY circuity
Memories
(Wake-up logic.
digital
IWDG)
penpherals
Voltage Regulator}—
VDD domain
1.8V domain
Low voltage detector
Backup domain
(VDD)V
(VDD)VBAT —
LSE oystal 32K osc BKP registers
RCC BDCR register RTC
图3-1电源框图
3.1.1独立的
3.1.1
独立的A/D转换器供电和参考电压
为了提高转换的精确度,ADC使用一个独立的电源供电,过滤和屏蔽来自印刷电路板上的 毛刺干扰。
? ADC的电源引脚为Vdda
?独立的电源地Vssa
如果有Vref-引脚(根据封装而定),它必须连接到Vssa。
100-脚封装:
为了确保输入为低压时获得更好精度,用户可以连接一个独立的外部参考电压ADC到 Vref?和Vref-脚上。在VREF+的电压范围为0V?Vdda。
64脚或更少封装:
ADC的电源和地的引脚与内部的ADC参考电压的引脚相连。
3.1.2电池备份
3.1.2
使用电池或其他电源连接到Vbat脚上,当Vdd断电时,可以保存备份寄存器的内容。
at脚也为RTC供电,这保证当主要电源被切断时RTC能继续工作。切换到Vw供电由 复位模块中的掉电夏位功能控制。
如果应用中没有使用外部电池,Vbat必须连接到Vdd引脚上。
注意:在Vdd上升阶段(Usttemp。),Vbat和Vdd之间的电源开关仍会保持连接在Vbato当Vdd快速上升且达 到稳定状态,当Vbat低于VDD-0.6V时,电流通过Vdd和VBAT之间的二极管流入到Vbat-关于 tRSTTE^o可参考数据手册中的相关部分.
3.1.3电压调节器
3.1.3
复位后调节器总是使能的。根据应用方式它以3种不同的模式工作.
?运转模式:调节器以正常功耗模式提供1.8V电源(内核,内存和外设)。
?停止模式:调节器以低功耗模式提供1.8V电源,以保存寄存器和SRAM的内容。
?待机模式:调节器停止供电。除了备用电路和备份领域以外,寄存器和SRAM的内容 全部丢失。
3.23.2.1电源管理器
3.2
3.2.1
电源管理器
上电复位(POR)和掉电复位(PDR)
STM32内部有?个完整的上电复位(POR)和掉电复位(PDR)电路,当供电电压达到2V时系 统既能正常工作。
当Vod低于指定的限位电压Vpor/Vpdr时,系统保持为复位状态,而无需外部复位电路。更 多关于上电复位和掉电复位的细节请参考数据手册的电气特性部分。
图3-2上电复位和掉电复位的波形图
3.2.2可编程电压监测器
3.2.2
可编程电压监测器(PVD)
用户可以利用PVD对Vdd电压与电源控制寄存器(PWR_CR)中的PLS[2:0]位进行比较来监 控电源,这几位选择监控电压的阀值。
通过设置PVDE位来使能PVD-
电源控制/状态寄存器(PWR_CSR)中的PVDO标志用来表明Vdd是高于还是低于PVD的电 压阀值。该事件在内部连接初外部中断的第16线,如果该中断在外部中断寄存器中是使能 的,该事件就会产生中断。当Vdd下降到PVD阀值以下和(或)当VDD上升到PVD阀值 之上时,根据外部中断第16线的上升/T降边沿触发设置,就会产生PVD中断。例如,这 一特性可用于用于执行紧急关闭任务。
STM32F10X参考手册
STM32F10X参考手册 第一版 电源控制(PWR)
可
可 7/6/2007
STM32F10X参考手册
STM32F10X参考手册 第一版 电源控制(PWR)
可
可 7/6/2007
图3-3 PVD的门限
3.3 低功耗模式
在系统或电源复位以后,微控制器处于运行状态。运行状态下的HCLK为CPU提供时钟, 内核执行程序代码。当CPU不需继续运行时
文档评论(0)