- 1、本文档共113页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
这是一个全加器电路 当前第62页\共有113页\编于星期一\10点 §4.3.3 数据分配器与数据选择器 定义:将公共数据线上的信号根据需要送到多个 不同通道上去的逻辑电路。 一、数据分配器 框图: 输入端:1个 输出端:2n个 当前第63页\共有113页\编于星期一\10点 由74HC138构成的1路-8路数据分配器 数据输入端 地址输入端 数据输出端 当前第64页\共有113页\编于星期一\10点 二、数据选择器 定义:根据需要将多路信号中选择一路送到公共数据线上的逻辑电路(又称多路开关). n位通道选择信号 数据选择器 D0 D1 D2 D2n-1 Y 输入端:2n个 输出端:1个 当前第65页\共有113页\编于星期一\10点 1、2选1数据选择器 A F 0 D0 1 D1 集成化 D0 D1 F A 1 D0 D1 A ?1 F 输入数据 输出数 据 控制信号 当前第66页\共有113页\编于星期一\10点 真值表 地址变量 输入数据 由地址码决定从4路输入中 选择哪1路输出。 2、4选1数据选择器 当前第67页\共有113页\编于星期一\10点 A1 A0 Y 0 0 D0 0 1 D1 1 0 D2 1 1 D3 D0 A0 D3 D2 D1 A1 Y 即: 当前第68页\共有113页\编于星期一\10点 型号:74HC153 双4选1数据选择器 集成电路数据选择器 选通控制端S′为低电平有效,即S′=0时芯片被选中,处于工作状态;S′=1时芯片被禁止,Y≡0。 输出 输入 A1 A0 Y1 1 0 0 0 0 0 1 0 1 0 0 1 1 0 D10 D11 D12 D13 当前第69页\共有113页\编于星期一\10点 集成8选1数据选择器74HC151 当前第70页\共有113页\编于星期一\10点 74HC151的真值表 当前第71页\共有113页\编于星期一\10点 扩展: 用双4选1数据选择器构成8选1数据选择器. A2=0时,上边一半数据选择器工作,数据D0~D3选择一路输出; A2=1时,下边一半数据选择器工作,数据D4~D7选择一路输出。 当前第72页\共有113页\编于星期一\10点 2片8选1数据选择器74LS151构成16选1的数据选择器 当前第73页\共有113页\编于星期一\10点 用数据选择器设计组合逻辑电路 步骤: 1.列出所求逻辑函数的真值表,写出其最小项表达式。 2.根据上述函数包含的变量数,选定数据选择器。 3.对照比较所求逻辑函数式和数据选择器的输出表达式确定选择器输入变量的表达式或取值。 4.按照求出的表达式或取值连接电路,画电路连线图。 当前第74页\共有113页\编于星期一\10点 确定数据选择器 确定地址变量 2 1 n个地址变量的数据选择器,不需要增加门电路,最多可实现n+1个变量的函数。 3个变量,选用4选1数据选择器。 A1=A、A0=B 逻辑函数 1 选用74HC153 2 74HC153有两个地址变量。 当前第75页\共有113页\编于星期一\10点 求Di 3 (1)公式法 函数的标准与或表达式: 4选1数据选择器输出信号的表达式: 比较L和Y,得: 3 当前第76页\共有113页\编于星期一\10点 画连线图 4 4 当前第77页\共有113页\编于星期一\10点 求Di的方法 (2)真值表法 C=1时L=1,故D0=C L=0,故D2=0 L=1,故D3=1 C=0时L=1,故D1=C′ 当前第78页\共有113页\编于星期一\10点 求Di的方法 (3)图形法 D0 D1 D3 D2 当前第79页\共有113页\编于星期一\10点 解: 例 ③对照74HC151输出表达式,求Di ①写出最小项表达式 ②选用8选1数据选择器74HC151,当S′=0时, 令A2=A、A1=B 、A0=C,代入上式得: 当前第80页\共有113页\编于星期一\10点 1 1 1 1 1 1 1 1 1 0 (2)片处于编码状态 1 1 1 0 1 0 0 1 0 1 0 1 1 1 0 1 0 1 当前第30页\共有113页\编于星期一\10点 二、二-十进制编码器 输入端10 个,输出端4个,也称10线-4线编码器。 集成10线-4线优先编码器 输入输出均低电平有效。 当前第31页\共有113页\编于星期一\10点 §4.3.2 译码器 译码:将二进制代
文档评论(0)