逻辑门电路任务一认识基本门电路演示文稿.pptVIP

  • 2
  • 0
  • 约2.49千字
  • 约 35页
  • 2023-08-30 发布于广东
  • 举报

逻辑门电路任务一认识基本门电路演示文稿.ppt

逻辑门电路任务一认识基本门电路演示文稿 当前第1页\共有35页\编于星期一\15点 (优选)逻辑门电路任务一认识基本门电路 当前第2页\共有35页\编于星期一\15点 认识集成电路 掌握基本逻辑关系及其门电路的功能, 熟悉其应用 完成两个按钮开关共同控制一只发光 二极管电路的仿真、安装与测试 当前第3页\共有35页\编于星期一\15点 一、与门 1.与门逻辑功能 当前第4页\共有35页\编于星期一\15点 与逻辑关系——只有当决定一个事件的所有条件都成立时, 事件才会发生的逻辑关系。 Y = A·B 或 Y=AB(读作“A与B”) 运算规则: 0·0 = 0 1·0 = 0 0·1 = 0 1·1 = 1 当前第5页\共有35页\编于星期一\15点 二极管与门电路 二极管与门输入、输出关系表 VA (V) VB(V) VY(V) 0.3 0.3 0.3 0.3 3 0.3 3 0.3 0.3 3 3 3 当前第6页\共有35页\编于星期一\15点 真值表——用1和0表示的所有可能的输入状态的取值 和相应的输出状态的取值所组成的表格。 A B Y 0 0 0 0 1 0 1 0 0 1 1 1 与门的真值表 “有0出0,全1出1” 与门的逻辑表达式:Y = AB 当前第7页\共有35页\编于星期一\15点 2.与门逻辑符号 与门逻辑符号 与门的输入、输出波形图 当前第8页\共有35页\编于星期一\15点 二、或门 1.或门逻辑功能 当前第9页\共有35页\编于星期一\15点 或逻辑关系——在决定一个事件发生的几个条件中, 只要其中一个或者一个以上的条件成立,事件就会发生的 逻辑关系。 Y = A+B(读作“A或B”) 运算规则: 0+0 = 0 1+0 = 1 0+1 = 1 1+1 = 1 当前第10页\共有35页\编于星期一\15点 “有1出1,全0出0” 或门的逻辑表达式为:Y = A + B A B Y 0 0 0 0 1 1 1 0 1 1 1 1 或门的真值表 二极管或门电路 二极管或门电路 当前第11页\共有35页\编于星期一\15点 2.或门逻辑符号 或门逻辑符号 或门的输入、输出波形图 当前第12页\共有35页\编于星期一\15点 三、非门 1.非门逻辑功能 当前第13页\共有35页\编于星期一\15点 非逻辑关系——在事件中,结果总是和条件呈 相反状态的逻辑关系。 运算规则: 当前第14页\共有35页\编于星期一\15点 晶体管非门电路 晶体管非门电路 ① 当Vi为低电平时:输出Vo = VCC ② 当Vi为高电平时:输出Vo = 0.3V 当前第15页\共有35页\编于星期一\15点 A Y 0 1 1 0 非门电路的真值表 非门的逻辑表示式: 当前第16页\共有35页\编于星期一\15点 非门的输入、输出波形 2.非门逻辑符号 非门逻辑符号 当前第17页\共有35页\编于星期一\15点 四、集成门电路概述 1.集成门电路分类 内部有源器件 集成度大小 双极型晶体管集成电路 单极型MOS集成电路 晶体管—晶体管TTL逻辑 集成注入逻辑I2L NMOS PMOS CMOS 中规模集成电路(MSI ) 超大规模集成电路(VLSI) 射极耦合逻辑ECL 小规模集成电路(SSI) 大规模集成电路(LSI) 当前第18页\共有35页\编于星期一\15点 2.数字集成门电路产品简介 (1)门电路产品系列及型号的命名法 TTL集成门电路 CT54/74(普通) CT54/74S(肖特基) CT544/74LS(低功耗) CT54/74H(高速) 当前第19页\共有35页\编于星期一\15点 第1部分 第2部分 第3部分 第4部分 第5部分 型号前级 工作温度 符号范围 器件系列 器件品种 封装形式 符号 意义 符号 意义 符号 意义 符号 意义 符号 意义 CT SN 中国制造的TTL类 美国TEXAS 公司 54 74 -55~ +125℃ 0~+70℃ H S LS AS ALS FAS 标准 高速 肖特基 低功耗肖特基 先进肖特基 先进低功耗肖特基 快捷肖特基 阿拉伯数字 器件 功能 W B F D P J 陶瓷扁平 塑封扁平 全密封扁平 陶瓷双列直插 塑料双列直插 黑陶瓷双列直插 TTL器件型号组成的符号及意义 当前第20页\共有35页\编于星期一\15点 (2)CMOS门电路系列及型号的命名法 三大系列 4000系列 74C××系列 硅—氧化铝系列 当前第21页\共有35页\编

文档评论(0)

1亿VIP精品文档

相关文档