运放三种输入方式的基本运算电路及其设计方法.docxVIP

运放三种输入方式的基本运算电路及其设计方法.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
*- 熟悉运放三种输入方式的基本运算电路及其设计方法 2、认识其主要特点,掌握运用虚短、虚断的观点剖析各样运算电路的输出与输入的函数关系。 3、认识积分、微分电路的工作原理和输出与输入的函数关系。 学习重点:应用虚短和虚断的观点剖析运算电路。 学习难点:实际运算放大器的误差剖析 集成运放的线性工作地区 前面讲到差放时,曾得出其传输特性如图,而集成运放的输入级为差放,因此其传输特性类 似于差放。 当集成运下班作在线性区时,作为一个线性放大元件 vo=Avovid=Avo(v+-v-) 往常Avo很大,为使其工作在线性区,多数引入深度的负反应以减小运放的净输入,保证vo不 高出线性范围。 关于工作在线性区的理想运放有如下特点: ∵理想运放Avo=∞,则v+-v-=vo/Avo=0v+=v- ∵理想运放Ri=∞i+=i-=0 这恰巧就是深度负反应下的虚短观点。 已知运放F007工作在线性区,其Avo=100dB=105,若vo=10V,Ri=2MΩ。则v+-v-=?,i+=?, i-=? *- 能够看出,运放的差动输入电压、电流都很小,与电路中其余电量相比可忽略不计。 这说明在工程应用上,把实际运放当作理想运放来剖析是合理的。 返回 第二节基本运算电路 比率运算电路是一种最基本、最简单的运算电路,如图8.1所示。后边几种运算电路都可在 比率电路的基础上发展起来演变获得。vo∝vi:vo=kvi(比率系数k即反应电路增益AvF,vo=AvFvi) 输入信号的接法有三种: 反相输入(电压并联负反应)见图8.2 *- 同相输入(电压串连负反应)见图8.3 差动输入(前两种方式的组合) 议论: 1)各样比率电路的共同之处是:无一例外地引入了电压负反应。 2)剖析时都可利用虚短和虚断的结论:iI=0、vN=vp。见图8.4 *- 3)AvF的正负号决定于输入vi接至哪处: 接反相端:AvF0 接同相端:AvF0,见图8.5 作为一个特例,当  R1→∞时  AVF=1,电路成为一个电压跟从器如图  8.6所示。 *- 4)在同相比率电路中引入串连反应,所以Ri很大,而反相比率电路引入并联负反应,所以 Ri不高。 5)由于反相比率电路中,N点是虚地点,vN≈0。所以加在集成运放上的共模输入电压下 降至0;而同相比率电路中,vN≈vi,所以集成运放将承受较高的共模输入电压。 6)比率电路的同相端均接有R′,这是因为集成运放输入级是由差放电路组成,它要求两 边的输入回路参数对称。即,从集成运放反相端和地两点向外看的等效电阻等于反相端和地两 点向外看的等效电阻。 这一对称条件,关于各样晶体管集成运放组成的运算和放大电路是普遍合用的。有时(例高 阻型运放)要求不严格。 例:试用集成运放实现以下比率运算:AvF=vo/vi=0.5,画出电路原理图,并估算电阻元件的参数 值。 解:(1)AvF=0.50,即vo与vi同相。∴可采用同相比率电路。但由前面剖析可知,在典型的同 相比率电路中,AvF≥1,无法实现AvF=0.5的要求。 (2)采用两级反相电路串连,则反反得正如图8.7所示。使AvF1=-0.5,AvF2=-1。即可知足题 目要求。 *- 电阻元件参数见图8.8。 一、加法电路 求和电路的输出电压决定于若干个输入电压之和,一般表达式为: v =k 1 v s1 +kv s2 +...... +k n v sn o 2 *- 下面以8.9例推出/入之的函数关系。路的是多端入的并 反路。 根据虚地的观点,即:vI=0→vN-vP=0,iI=0 路特点: 在行相加,能保各vs及vo有公共的接地端。出vo分与各个vs的比率 系数取决于Rf与各入回路的阻之比,而与其余各路的阻无关。因此,参数的整 比方便。 1)求和路上是利用虚地以及iI=0的原理,通流相加(if=i1+i2+?)来 相加。此加法器可展到多个入相加。也可利用同相放大器成。 出端再接一反相器,可消去号,切合常的算加法。同相放大器可直接 得出无号的求和。但在Rn=Rp的格条件下正确。 *- 这个电路的优点是: a.在进行电压相加的同时,仍能保证各输入电压及输出电压间有公共的接地端。使用方便。 b.由于虚地点的隔绝作用,输出vo分别与各个vs1间的比率系数只是取决于Rf与各相应 输入回路的电阻之比,而与其余各路的电阻无关。因此,参数值的调整比较方便。 二、减法电路 电路如图8.10所示,由反相比率电路得: 利用差动输入也能够实现减法运算,电路如图8.11所示 *- 电路特点: a、只需一只运放,元件少,成本低. b、由于其实际是差动式放大器,电路存在共模电压,应采用KCMR较高的集成运放,才能保证一 定的运算精度. 、阻值计算和调整不方便。 例1.试用集成运放实现求和运算。 *- 1)vo=-

文档评论(0)

178****2826 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档