多模多制式调制信号发生技术.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

多模多制式调制信号发生模块设计

周建烨

〔中国电子科技集团公司第41研究所蚌埠233010〕

摘要:随着通信行业以及数字技术的不断开展,市场上经常需要多模通信信号或多制式数字调制信号发生器,本文介绍了采用软件无线电思想,基于“DDR2+FPGA+DAC+DDS+宽带调制器〞为硬件结构的信号发生装置,实现了TD-SCDMA、WCDMA、TD-LTE、FDD-LTE等多模信号以及BPSK、QPSK、OQPSK、π4DQPSK、8PSK、16QAM、32QAM、64QAM、2FSK、4FSK、GMSK等数字调制信号的发生,能很好满足现代信号模拟的实际需求

关键词:多模,多制式,现场可编程门阵列

Multi-modandmulti-standardmodulatorsignalgeneratordesign

abstract:withthedevelopmentofthecommunicationanddigitaltechnology,themarketoftenneedMulti-modandmulti-standardmodulatorgenerator,Thispapergivesasignalgeneratorwhichintroducesoftwareradioandbasedonthe“DDR2+FPGA+DAC+DDS+BroadbandQuadratureModulator〞hardware,achievethemulti-modsignalgeneratorofTD-SCDMA,WCDMA,TD-LTE,FDD-LTEandthemulti-standardsignalgeneratorofBPSK,QPSK,OQPSK,π4DQPSK,8PSK,16QAM,32QAM,64QAM,2FSK,4FSK,GMSKandsoon,canmeettheneedof

Keyword:multi-mod,multi-standard,FPGA

引言

本设计针对市场的实际需求以及多模通信信号和多制式数字调制信号的特点,设计了以FPGA为主,“DDR2+FPGA+DAC+DDS+宽带调制器〞为硬件架构的多模多制式通信矢量信号发生装置,利用FPGA可编程的特点,尽量简化硬件设计的情况下,可以发射TD-SCDMA、WCDMA、TD-LTE、FDD-LTE等多模信号,可以发射BPSK、QPSK、OQPSK、π4DQPSK、8PSK、16QAM、32QAM、64QAM、2FSK、4FSK、GMSK等多调制格式数字调制信号,并可以将用户数据灌入DDR2,按照用户实际需要发出。

设计目的

多模通信信号:GSM/TD-SCDMA/WCDMA/TD-LTE/FDD-LTE等通信制式非信令信号。

多制式调制信号:

调制格式:BPSK、QPSK、OQPSK、π4DQPSK、8PSK、16QAM、32QAM、64QAM、2FSK、4FSK、GMSK

码元速率:2ksps~40Msps;

滤波类型RC、RRC、GAUSS;

α因子/bt:0.2~1。

用户数据发射。

将上述信号调制到相应的载波上。

硬件设计实现

随着FPGA器件的快速开展,其高速大容量可编程的特点使其得到广泛应用,该设计多模多制式的设计需求,需要选用FPGA进行设计,主要完成数字信号处理。另外,由于TD-LTE、FDD-LTE的高数据量高速的要求,需要DDR2作为多模信号或用户数据的存储介质。在基带信号发生后,还需要将其DAC转换后用宽带正交调制器调制到各自载波上发射。另外,多模多制式信号的发生需要不同码元速率的设计,需要选用DDS分频出高分辨可变时钟。所以该设计选用“DDR2+FPGA+DAC+DDS+宽带调制器〞硬件架构。其框图如下。

图1硬件框图

FPGA设计实现

该设计的重点设计为对多模多制式调制信号的数字信号处理,由FPGA完成,包括多模信号或用户数据的插值、FIR成型滤波、CIC差值等处理;另外,多制式信号的伪随机信号产生、映射、插值、FIR成型滤波、频偏系数生成、DDS及CIC插值等处理。FPGA处理流程见下列图。

图2FPGA处理流程

PN码产生在时钟的作用下可以不断的产生原始的二进制伪随机序列,

图3PN9序列示意图

然后将产生的伪随机序列进行编码及映射,以QPSK为例,每两个二进制编码构成一个码元,即为{(00),(01),(10),〔11〕}四种状态,再映射为星座图上的相位点,如IQ两路幅度分别用9位补码表示,那么为hex{(1ff1ff),(1ff0ff),(0ff1ff),〔0ff0ff〕},用IQ的幅值来表示信号的矢量位置。QPSK星

文档评论(0)

181****7662 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档