数电实验同步计数器.docVIP

  • 11
  • 0
  • 约小于1千字
  • 约 5页
  • 2024-01-17 发布于湖北
  • 举报

实验六计数器及其应用

一、实验目的

(1)熟悉掌握序列发生器的设计原理及方法;

(2)熟悉74LS161的实际应用;

二、实验设备

数字电路实验箱,数字双踪示波器,数字万用表,

74LS00,74LS161

三、实验原理

1、异步清零同步置数四位二进制计数器74LS161

图6-1所示为74LS161引脚图,为异步清零计数器,即端输入为低电平,不受CP控制,输出端立即全部为“0”。此外具有同步置数功能,在端输入无效时,端输入为低电平,在时钟共同作用下,CP上跳后计数器状态等于预置输入ABCD,即同步预置。ENP和ENT为使能端,当和都无效时,其中任意一个为低电平,计数器处于保持功能,及输出状态不变。只有四个控制输入都为高电平,计数器才实现模16加法计数。

U1

U1

74LS161D

QA

14

QB

13

QC

12

QD

11

RCO

15

A

3

B

4

C

5

D

6

ENP

7

ENT

10

~LOAD

9

~CLR

1

CLK

2

图6-1.74LS161引脚图

2、序列信号产生器的设计

计数器和数据选择器可以一起来构成序列信号发生器。根据信号长度确定计数周期,将计数器的输出作为序列信号的输入,序列信号作为输出列出真值表,化简得到序列信号与计数器输出的关系,利用数据选择器即得到输出。分频器也可以此设计得到。

四、实验内容

1、设计输出序列001100111……

真值表:

输入

输出

Y

0

0

0

0

0

0

0

0

1

0

0

0

1

0

1

0

0

1

1

1

0

1

0

0

0

0

1

0

1

0

0

1

1

0

1

0

1

1

1

1

1

0

0

0

1

1

0

0

1

×

1

0

1

0

×

1

0

1

1

×

1

1

0

0

×

1

1

0

1

×

1

1

1

0

×

1

1

1

1

×

化简得:Y=+,逻辑图见6-2:

图6-2.序列产生器

图6-3.序列产生器的输出

2、十分频器

选取上真值表中从0011……至1100的序列,则十分频输出Y=

逻辑图见6-4

图6-4.十分频器

图6-5.十分频器的输出

五、实验结果

1、序列001100111……的生成

2、设计十分频器

文档评论(0)

1亿VIP精品文档

相关文档