JTAG原理分析和总结.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

JTAGDSPFPGA

JTAGDSPFPGA

JTAG(JointTestActionGroup联合测试行动小组)是一种国际标准测试协议IEEE1149.1兼容),主要用于芯片内部测试。现在多数的高级器件都支持JTAG协议,如DSP、FPGA器件等。标准的JTAG接口是4线:TMS、TCK、TDI、TDO,分别为模式选择、时钟、数据输入和数据输出线。

JTAG最初是用来对芯片进行测试的,基本原理是在器件内部定义一个TAP(TestAccess

Port?测试访问口)通过专用的JTAG测试工具对进行内部节点进行测试。JTAG测试允许多个器件通过JTAG接口串联在一起,形成一个JTAG链,能实现对各个器件分别测试。现在,JTAG接口还常用于实现ISP(In-SystemProgrammable?在线编程),对FLASH等器件进行编程。JTAG编程方式是在线编程,传统生产流程中先对芯片进行预编程现再装到板上因此而改变,简化的流程为先固定器件到电路板上,再用JTAG编程,从而大大加快工程进度。

第一节IEEE.1149的历史背景

随着微电子技术、微封装技术和印刷板制造技术的不断发展,印制电路板变的越来越小,密度越来越大,复杂程度越来越高。面对这样的发展趋势,如果仍然沿用传统的外探针测试法和“针床”夹具测试法来全面彻底的测试焊接在其上的器件,恐怕是难以实现的。即使真能实现,也会把电路简化所节约的成本费用用在抵消改进传统方法所负出的代价上。

1985年欧洲的制造机构为了对集成电路的测试进行研究,成立了欧洲联会测试行动小组(JETAG:JOINTEUROPEANTESTACTIONGROUP),后来与北美公司合作,在1986年变成了JTAG(JOINTTESTACTIONGROUP),1990年提出的IEEE标准1194.1测试端口和边界

扫描结构[IEEE1149.1b1194]就是以JTAG2.0测试标准为基础的,它在1990年的8月也

成为了ANSI(AMERICANNATIONALSTANDARDSINSTITUTE)的标准。IEEE的标准1

149.1也经常被认为等同于JTAG定义,其实它们是有许多不同之处的。

边界扫描测试(BST:BOUNDARYSEANTEST)一般采用4线接口(在5线接口中,有一条为主复位信号),用PC机的RS-232接口就能模拟BST的功能。BST标准接口是用来对班级进行测试的。这种测试可在器件正常工作时捕获功能数据。器件的边界扫描单元能够迫使逻辑追踪引脚信号,或是从因缴获器件核心逻辑信号中部或数据。强行加入的测试数据串行第移入边界扫描单元,捕获的数据串行移出并在器件外不同预期的结果进行比较。下图说明了边界扫描测试法的概念。

该方法提供了一个串行扫描路径,它能捕获器件核心逻辑的内容,或者测试遵守IEEE规范的器件之间的引脚连接情况。

第二节IEEE.1149标准结构

IEEE1149.1BST结构:当器件工作在JTAGBST模式时,使用4个I/O引脚和一个可选引

脚TRST作为JTAG引脚。这4个I/O引脚是:TDI、TDO、TMS和TCK。下表概括了这些引脚的功能。

JTAGBST需要下列寄存器:

指令寄存器 用来决定是否进行测试或访问数据寄存器操作。

旁路寄存器――这个1bit寄存器用来提供TDI和TDO的最小串行通道。边界扫描寄存器――由器件引脚上的所有边界扫描单元构成。

下图画出了JTAG电路的功能模式。

JTAG边界扫描测试由测试访问端口的控制器管理。TMS、TRST和TCK引脚管理TAP控制器的操作,TDI和TDO位数据寄存器提供串行通道。TDI也为指令寄存器提供数据,然后为数据寄存器产生控制逻辑。对于选择寄存器、装载数据、检测和将结果移出的控制信号,由测试时钟(TCK)和测试模式(TMS)选择两个控制信号决定。在四线接口标准中,利用

TDI,TDO,TCK,TMS四个信号,它们合成为TAP测试处理端口(TestAccessPort),测试

复位信号(TRST,一般以低电平有效)一般作为可选的第五个端口信号。

文档评论(0)

hao187 + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体武汉豪锦宏商务信息咨询服务有限公司
IP属地上海
统一社会信用代码/组织机构代码
91420100MA4F3KHG8Q

1亿VIP精品文档

相关文档