第7章输入输出.pdfVIP

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第7章输入输出

I/O接口概

I/O接口概

qI/O:计算机通过外围设备同外界交换信息的过程称为“输入

q:计算机通过外围设备同外界交换信息的过程称为输入

I/O“

/输出(Input/Output,I/O)”。

输出(,)。

/Input/OutputI/O”

qI/O接口:将CPU和外围设备连接起来实现信息交换的缓冲

qI/O接口:将CPU和外围设备连接起来实现信息交换的缓冲

电路称为I/O接口(Interface)电路,简称“I/O接口”。

电路称为接口()电路,简称接口。

I/OInterface“I/O”

qI/O接口的基本功能

qI/O接口的基本功能

Ø缓冲、隔离和锁存功能

Ø缓冲、隔离和锁存功能

Ø信息格式与电平转换功能

Ø信息格式与电平转换功能

Ø信息交换的应答联络功能

Ø信息交换的应答联络功能

Ø译码寻址外设功能

Ø译码寻址外设功能

基本原则:输入要缓冲、输出要锁存、输入/输出要隔离

基本原则:输入要缓冲、输出要锁存、输入/输出要隔离

qI/O接口的基本结构

qI/O接口的基本结构

Ø地址总线(AB)、数据总线(DB)、控制总线(CB)

Ø地址总线()、数据总线()、控制总线()

ABDBCB

Ø数据(端)口=数据寄存器:数据信息

Ø数据(端)口=数据寄存器:数据信息

Ø状态(端)口=状态寄存器:状态信息

Ø状态(端)口=状态寄存器:状态信息

Ø控制(端)口=命令寄存器:控制信息

Ø控制(端)口=命令寄存器:控制信息

qI/O端口的编址方式

qI/O端口的编址方式

CPU对外设的访问实际上是CPUI/O接口电路中的相应端口(寄存器)

CPU对外设的访问实际上是CPUI/O接口电路中的相应端口(寄存器)

进行访问。两种编址方式:

进行访问。两种编址方式:

Ø独立编址:相对存储器而言,将存储器地址空间和I/O接口寄存器地址空

Ø独立编址:相对存储器而言,将存储器地址空间和接口寄存器地址空

I/O

间分开设置,互不影响。Intel系列。

间分开设置,互不影响。系列。

Intel

独立编址方式的特点:

u存储器和I/O接口各自拥有独立的地址空间,相互之间不交叉不重叠,

u存储器和接口各自拥有独立的地址空间,相互之间不交叉不重叠,

I/O

地址空间得到充分利用。

地址空间得到充分利用。

u存储器和I/O接口的读写控制逻辑相互独立,且I/O接口通常需要“选通

u存储器和接口的读写控制逻辑相互独立,且接口通常需要选通

I/OI/O“

”、“应答”等控制信号,而存储器接口并不需要,因而控制逻辑可以分别

、应答等控制信号,而存储器接口并不需要,因而控制逻辑可以分别

”“”

设计,硬件设计比较方便。

设计,硬件设计比较方便。

uCPU的访内指令和访外指令不同,程序设计非常清晰。

uCPU的访内指令和

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档