- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
大规模在线开放课程
MOOC
数字电子技术基础
主讲人:侯建军教授
北京交通大学电子信息工程学院
第六节现场可编程门阵列FPGA
一、现场可编程门阵列FPGA结构
二、现场可编程门阵列FPGA的特点
第六节现场可编程门阵列FPGA
前面讨论的可编程逻辑器件基本组成是与阵列、或阵列和输出电路。再加上
触发器则可实现时序电路。
本节介绍的FPGA(FieldProgrammableGateArray)不像PLD那样受结构
的限制,它可以靠门与门的连接来实现任何复杂的逻辑电路,更适合实现多级逻
辑功能。
陆续推出的各种新型的现场可编程门阵列FPGA。功能更加丰富。具有很高
的密度和速度等等。
一、现场可编程门阵列FPGA结构
FPGA的编程单元是基于静态存储器(SRAM)结构,从理论上讲,具有无限
次重复编程的能力。
下面介绍XILINX公司的XC4000E系列芯片。
可配置逻辑
模块CLB
输入/输出
模块I/OB
编程开关
可编程连矩阵PSM
线PI
二、现场可编程门阵列FPGA的特点
(一)SRAM结构
可以无限次编程。属于易失性元件,掉电后芯片内信息丢失。通电之后,要为
FPGA重新配置信息,FPGA配置方式有七种。请同学参考有关文献。
(二)内部连线结构
HDPLD的信号汇总于编程内连矩阵,然后分配到各个宏单元。它的信号通路
固定,系统速度可以预测。而FPGA的内连线是分布在CLB周围,而且编程的种类
和编程点很多,布线相当灵活,其在系统速度方面低于HDPLD的速度。
(三)芯片逻辑利用率
由于FPGA的CLB规模小,可分为两个独立的电路,又有丰富的连线,所以
系统综合时可进行充分的优化,以达到芯片资源最高的利用。
(四)芯片功耗
高密度可编程逻辑器件HDPLD的功耗一般在0.5~2.5W之间,而FPGA芯片功
耗0.25~5mW之间,静态时几乎没有功耗,所以称FPGA为零功耗器件。
现场可编程门阵列FPGA小结
现场可编程门阵列FPGA可以靠门与门的连接来实现任何复杂的逻辑
电路,更适合实现多级逻辑功能。
大规模在线开放课程
MOOC
谢谢
本课程所引用的一些素材为主讲老师多年的教学积累,
来源于多种媒体与同事、同行、朋友的交流,难以一一注明
出处,特此说明并表示感谢!
文档评论(0)