第四章4-1RS锁存器.pdfVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

大规模在线开放课程

MOOC

数字电子技术基础

主讲人:侯建军教授

北京交通大学电子信息工程学院

第四章时序逻辑电路

第一节锁存器与触发器

第二节时序逻辑电路概述

第三节同步时序逻辑电路的分析

第四节同步时序逻辑电路的设计

第四章时序逻辑电路

组合电路与时序电路的区别:

组合电路:不含记忆元件、无反馈、输出与原来状态无关。

时序电路:含记忆元件、有反馈、输出与原来状态有关。

时序逻辑电路的学习重点:

1.掌握触发器的电路结构、工作原理和逻辑功能。

2.掌握时序电路的基本概念、组成结构和逻辑功能。

3.掌握时序电路的分析方法与设计方法。

第一节锁存器与触发器

锁存与触发器:能够存储一位二进制信息的基本单元电路。

锁存与触发器的特点:

1.具有两个稳定状态,分别表示逻辑0和逻辑1。

2.在输入信号作用下,可从一种状态翻转到另一种状态。

在输入信号取消后,能保持状态不变。

触发器的分类:

按触发方式分:电平触发方式、主从触发方式、边沿触发方式。

按逻辑功能分:RS触发器、D触发器、JK触发器、T触发器。

RS锁存器QQ

与非门构成的RS锁存器

Q

1.逻辑符号:输入:RD、SD输出:Q、RS

2.组成结构:

RS

3.工作原理:稳定状态:R=1,S=1:输出不变DD

DD

1QQ00QQ1

G1G2G1G2

1111

RDSDRDSD

RS锁存器

3.工作原理

1QQ00QQ11QQ1

G1G2G1G2G1G2

011000

RDSDRDSDRDSD

RD=0,SD=1RD=1,SD=0

文档评论(0)

达芬奇 + 关注
实名认证
文档贡献者

免责声明:本账号发布文档均来源于互联网公开资料,仅用于技术分享交流,不得从事商业活动,相关版权为原作者所有。如果侵犯了您的相关权利,请提出指正,我们将立即删除相关资料。

1亿VIP精品文档

相关文档