任务24--加法器 (1)课件讲解.pptx

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

电子技术基础任务二十四加法器主讲老师:韩洪元

在数字电路中,常用的组合电路有加法器、编码器、译码器、数据分配器和多路选择器等。组合逻辑电路

加法器十进制:0~9十个数码,“逢十进一”。在数字电路中,为了把电路的两个状态(“1”态和“0”态)与数码对应起来,采用二进制。二进制:0,1两个数码,“逢二进一”。加法器:实现二进制加法运算的电路

十进制数二进制数十进制数二进制数十进制数二进制数十进制数二进制数0000810001610000241100010019100117100012511001201010101018100102611010301111101119100112711011410012110020101002811100510113110121101012911101611014111022101103011110711115111123101113111111

加法器加法器:实现二进制加法运算的电路进位如:000011考虑低位来的进位半加器实现要考虑低位来的进位全加器实现

1.半加器半加:实现两个一位二进制数相加,不考虑来自低位的进位。AB两个输入表示两个同位相加的数两个输出SC表示半加和表示向高位的进位逻辑符号:COABSC?

半加器逻辑状态表逻辑表达式逻辑图=1ABSCABSC0000011010101101

2.全加器输入Ai表示两个同位相加的数BiCi-1表示低位来的进位输出表示本位和表示向高位的进位CiSi全加:实现两个一位二进制数相加,且考虑来自低位的进位。逻辑符号:AiBiCi-1SiCiCO?CI

(1)列逻辑状态表(2)写出逻辑式AiBiCi-1SiCi0000000110010100110110010101011100111111

半加器构成的全加器1BiAiCi-1SiCiC0?C0?逻辑图=11AiSiCi-1BiCi

课后练习熟悉加法器的逻辑运算原理

谢谢聆听

文档评论(0)

学海无涯苦做舟 + 关注
实名认证
内容提供者

职业教育

1亿VIP精品文档

相关文档