电子-文献综述.doc

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

毕业设计〔论文〕

文献综述

数字信号发生器的设计

1.前言

信号发生器是一个早期就开展起来的测量仪器,在20年代电子设备出现时就产生了,随着通讯和雷达技术的开展40年代出现了主要用于测量各种接收机的标准信号发生器,这使得信号发生器从定性分析的测试仪器开展成定量分析的测量仪器。同时还出现了可以用来测量脉冲电路或用作脉冲调制器的脉冲信号发生器。由于早期的信号发生器机械结构比拟复杂,功率比拟大,电路比拟简单,因此开展的速度就比拟慢。直到1964年世界上才出现第一个全晶体管的信号发生器。

60年代信号发生器有了迅速的开展,出现了函数信号发生器、它是由分立元件或模拟集成电路构成,电路复杂,能产生几种简单的函数波形。但是模拟元器件的电路存在着尺寸大价格高,功耗大的缺点。如果要发生复杂的信号波形电路的结构就非常的复杂了。到了70年代微处理器的出现,信号发生器就利用这些微处理器。使得它的功能就扩大,产生了比拟复杂的波形。随着现代电子,计算机和信号处理等技术的开展。极大的促进了数字技术在电子测量仪器中的应用。模拟信号被数字信号代替扩充了仪器信号的处理能力。提高了测量标准。目前的信号发生器的根底就是直接数字合成技术,用于高速存储器做查询表,通过数字形式存入的波形,由高速数/模数转换器产生所需要的波形.

现代数字信号发生器是一种用量最大,品种多的产品,是各种科研生产领域中不可或缺的测量仪器。数字信号发生器的设计技术有多种。有基于FPGA设计,FPGA是英文FieldProgrammableGateArray的缩写(现场可编程门阵列)采用DDS〔DirectDigitalSynthesizer〕(直接数字频率合成器)技术的发生器设计方案。该方案的硬件电路以FPGA为核心器件,辅以D/A转换器、程控放大和人机接口电路构成。他是用可编程器件的产物,DDS频率合成器由于具有频率分辨率高、频率变化速度快、易于实现各种数字调制等优点,因而在数字通信系统中得到了广泛的应用。

伴随电子测量技术与计算机技术的紧密结合,一种新的信号发生器———任意波形发生器应运而生,它可产生由用户定义的任意复杂的波形,因而具有广阔的应用开展前景。林建英等在《数字频率计在综合设计实验教学中的多方案实现》[1]提出,数字频率计的设计有多种方法。从采用的芯片类型和技术来划分,有五种设计方案:(1)采用通用中、小规模集成芯片SS1,MS1等纯硬件设计,方法比拟繁琐和陈旧;(2)采用单片数字频率计芯片,如ICM7216等专用芯片硬件实现,简单易行,但只有固定的一般功能和通用的根本指标;(3)采用单片机系统设计;(4)采用PLD(包括大规模可编程逻辑器件CPLD(CPLD,ComplexProgrammableLogicDevice)/FPGA等)系统设计;(5)采用单片和CPLD/FPGA结合的系统设计等。陈鹏在文章《基于DDS的波形发生器设计》[2]设计波形发生器的方法通常有三种:(1)传统的直接频率合成技术(DS),(2)锁相环式频率合成器(PLL),(3)直接数字式频率合成器(DDS)

2、关于频率计设计方案的优劣比拟

通过下面几个具有代表性的例子来了解下各种设计方案的优劣处。

2.1、设计方案一

张波在《基于FPGA的任意波形发生器的设计与实现》[3]出了这样一种说法,整个系统可分为逻辑控制局部和信号发生局部。逻辑控制局部采用Altera公司提供的8051IP核实现;信号发生局部基于DDS技术采用VHDL语言设计实现。在FPGA内部实现波形发生、低通滤波器、输入控制电路、显示控制电路及幅度控制电路的数字局部;在FPGA外部扩展电路中实现人机交互界面、D/A转换和程控放大器的模拟局部。基于FPGA

硬件框图

图2.2是DDS的根本结构图,主要由相位累加器、相位调制器、波形ROM和D/A转换器4个局部组成。DDS技术是建立在采样定理根底上的,它首先对需要产生的波形进行采样,将采样值数字化后存入存储器作为查找表,然后再通过查表将数据读出,经过D/A转换器转换成模拟量,把存入的波形重新合成出来。在本设计中为实现任意波形的输出,8051单片机可以根据用户的选择产生波形数据并将其写入FPGA中的ROM以备调用。

频率字实际上就是相位增量值(二进制编码),作为相位累加器的累加值。相位累加器在每一个参考时钟脉冲输入时,把频率字累加一次,其输出相应地增加一个步长的相位增量。由于相位累加器的输出连接在ROM的地址线上,因此其输出的改变就相当于进行查表。这样就可把存储在ROM中的波形采样值(二进制编码)经查找表查出。ROM的输出送到D/A转换器,经D/A转换器转换成模拟量后输出。由于相位累加器字长的限制,相位累加器累加到一定值后,其输出将会

文档评论(0)

199****8042 + 关注
实名认证
内容提供者

相信自己,相信明天

1亿VIP精品文档

相关文档