7f组合逻辑部件——综合应用讲解.pptx

7f组合逻辑部件——综合应用讲解.pptx

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

6用中规模组合逻辑模块实现组合逻辑函数1.用全加器实现组合逻辑设计用74LS283设计一个将8421BCD码转换成余3码的转换电路。解:BCD码+0011=余3码例181

2.用译码器实现组合逻辑设计实现组合逻辑函数的步骤:(1)将逻辑函数的逻辑式写成最小项或的形式;(2)将译码器的地址输入端接输入逻辑变量;(3)将逻辑式中出现的最小项所对应的译码器输出端适当连接。(若译码器输出端高电平有效,就将选中的输出端用或门连接;若译码器输出端低电平有效,就将选中的输出端用与非门连接)2

逻辑状态表利用74LS138型3-8线译码器实现全加器aibici-1sici0000000110010100110110010101011100111111例193

4

abci-1ci“1”si5

3.用数据选择器实现组合逻辑设计逻辑对比法:只需要使数据选择器的逻辑式与要实现的逻辑函数的逻辑式相同,将输入变量直接或经门电路分别与选择输入端(地址端)及数据输入端相连,即可实现逻辑函数。6

利用74LS153实现三人无弃权表决电路。74LS153的逻辑式为:三人无弃权表决的逻辑函数:可写成:对比两个逻辑式可以看出,令A1=A,A0=B,则D0=0,D1=C,D2=C,D3=1。例207

A1=A,A0=B,D0=0,D1=C,D2=C,D3=1。8

9END

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档