数字电路期末考试卷及答案解析-(1)(绝密).doc

数字电路期末考试卷及答案解析-(1)(绝密).doc

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

寡人猪八戒

试卷第PAGE10页共NUMPAGES10页

试卷第PAGE9页共NUMPAGES10页

期末考试试卷(A)卷

课程名称:适用年级/专业:

试卷类别开卷()闭卷(√)学历层次本科考试用时120分钟

《考生注意:答案要全部抄到答题纸上,做在试卷上不给分》

一、填空题(每空2分,共20分)

1.逻辑代数中三个最基本的运算是①、②和③。

2.逻辑函数F=+B+D的反函数=①,对偶式为②。

3.D触发器的特征方程为①,JK触发器的特征方程为②。

4.型触发器克服了空翻现象。

5.构造一个模10计数器需要①个状态,②个触发器。

二、单项选择(每小题2分,共20分)

(A)1、最小项的逻辑相邻最小项是

A.B.C.D.

()2、若所设计的编码器是将31个一般信号转换成二进制代码,则输出应是一组N=(C)位的二进制代码。

A.3B.4C.5D.6

(A)3、时序逻辑电路中一定是含

A.触发器B.组合逻辑电路C.移位寄存器D.译码器

(D)4、在何种输入情况下,“或非”运算的结果是逻辑0。

A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为1

(B)5、同步时序逻电路和异步时序逻电路比较,其差别在于后者

A.没有触发器B.没有统一的时钟脉冲控制

C.没有稳定状态D.输出只与内部状态有关

()6、某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要()时间。

A.10μSB.80μSC.100μSD.800ms

(D)7、没有置0功能的触发器是

A.RS-FFB.JK-FFC.D-FFD.T-FF

()8、一个4位二进制同步加法计数器用作分频器时,若计数脉冲的频率为160KHZ,现需要20KHZ的信号,取自

A、端的信号B、端的信号;

C、端的信号D、端的信号

(D)9、为实现将D触发器转换为T触发器,图(一)

的TCP

T

CP

DQ

Q

A.或非门B.与非门C.异或门

D.同或门

图一

(D)10、以下表达式中符合逻辑运算法则的是

A.C·C=C2B.1+1=10C.01D.A+1=1

三、证明与化简:(每小题5分,共15分)

1、用公式法证明等式=1成立。

2、化简为最简与或形式。

3、用卡诺图法化简函数

四、分析与设计:(1、3题每小题10分,第2题5分,共25分)

1、分析下图所示电路的逻辑功能,请写出时钟方程、输出方程、驱动方程、状态方程,列出状态转换表和状态转换图。

1

1

2、设主从型JK触发器的初态为0,试画出Q的波形。

CP

J

K

Q

3、试用下图所示同步二进制加法计数器74LS161构成9进制计数器。74LS161的功能表如下表所示。

答案与解析

一、填空题(每空2分,共20分)

1.①与②或③非

2.①②

3.①②

4.边沿

5.①10②4

二、单项选择题(每小题2分,共20分)

题号

1

2

3

4

5

6

7

8

9

10

答案

A

C

A

文档评论(0)

韩喜芝 + 关注
实名认证
内容提供者

赶紧 下载啊啊啊啊

1亿VIP精品文档

相关文档