- 1、本文档共36页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
数字逻辑部分习题解答;2.6用代数法求下列逻辑函数的最简与-或式。
(1)
(4);2.8用卡诺图法求下列逻辑函数的最简与-或式。
(1);(2);2.9用卡诺图判断函数F(A,B,C,D)和G(A,B,C,D)的关系。
(1);(2);2.10某函数的卡诺图如图2.18所示,请回答下列各题:
(1)若,则当a取何值时能得到最简与-或式;
(2)若a、b均任意,则a和b各取何值时能得到最简与-或式。;3.14已知输入信号A和B的波形如图3.69(a)所示,试画出图3.69(b)、(c)中两个触发器Q端的输出波形,设触发器初态为0。;大家应该也有点累了,稍作休息;3.15设图3.70(a)所示电路中的触发器为主从J-K触发器,其初始状态均为0,输入信号及CP端的波形如图3.70(b)所示,试画出Q1、Q2的波形图。;4.1分析图4.27所示组合逻辑电路,说明电路功能,并画出其简化逻辑电路图。;4.2;?;4.8设计一个“四舍五入”电路。该电路输入1位十进制数的8421码,当其值大于或等于5时,输出F的值为1,否则F的值为0。;可得F的表达式:;4.9设计一个检测电路,检测4位二进制码中1的个数是否为偶数。若为偶数个1,则输出F为1,否则F为0。;4.12下列函数描述的电路是否可能发生竞争?竞争结果是否会产生险象?在什么情况下产生险象?若产生险象,试用增加冗余项的方法消除。;5.1???简述时序逻辑电路与组合逻辑电路的区别。;5.2???作出与下表所示状态表对应的状态图。;5.4分析图5.55所示逻辑电路。假定电路初始状态为“00”,说明该电路逻辑功能。;(3)状态转换表:;5.7作出“0101”序列检测器的Mealy型状态图和Moore型状态图。典型输入/输出序列如下。
输入x110101010011
输出Z000001010000;Moore型电路:;5.9化简表5.42所示原始状态表。;4、作出最简状态表;5.11按相邻编码原则对表5.44进行状态编码。;5.12??分别用D、T、J-K触发器作为同步时序电路的存储元件,实现下表所示的二进制状态表的功能。试写出激励函数和输出函数表达式,并比较用哪种触发器时电路最简。;;;;7.4用一片3-8线译码器和必要的逻辑门实现下列函数表达式:;32;7.7试用4路数据选择器实现余3码到8421码的转换。;选择A、B作为地址选择端。;35;7.8当4路选择器的选择控制变量A1、A0接变量A、B,数据输入端D0、D1、D2、D3依次接、0、0、C时,电路实现什么功能。
文档评论(0)