- 1、本文档共6页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
计算机组成原理期末考试及答案
A卷
基础知识(50分)
1、名词解释(10分)
机器字长
SRAM
EPROM
指令系统
微指令
2、选择题(10分)
1)设字长32位,使⽤IEEE格式,则阶码采⽤______表⽰。
A.补码
B.原码
C.移码
D.反码
2)四⽚74181ALU和⼀⽚74182CLA器件相配合,具有如下进位传递功能______。
A.形波进位
B.组内先⾏进位,组间先⾏进位
C.组内先⾏进位,组间⾏波进位
D.组内形波进位,组间先⾏进位
3)某SARM芯⽚,其存储容量为64K×16位,该芯⽚的地址线数⽬和数据线数⽬分
别是___。
A.16,16B.16,64,C.64,8D.64,16
4)单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个
数常需采⽤______。
A.堆栈寻址⽅式
B.⽴即寻址⽅式
C.隐含寻址⽅式
D.间接寻址⽅式微
5)程序控制器中,机器指令与微指令的关系是______。
A.每⼀条机器指令由⼀条微指令来执⾏
B.⼀段机器指令组成的程序可由⼀条微指令执⾏
C.⼀条微指令由若⼲条机器指令组成
D.每⼀条机器指令由⼀段⽤微指令编成的微程序来解释执⾏
3、填空题(10分)
1)存储___①___并按__②____顺序执⾏,这是冯?诺依曼型计算机的⼯作原理。
2)相联存储器是按③访问的存储器。
3)主存与cache的地址映射有__④___、⑤、⑥三种⽅式。
4)通常指令编码的第⼀个字段是⑦。
5)异步通信⽅式可分为⑧、⑨、⑩三种类型。
4、问答题(20分)
1)在计算机中,为什么要采⽤多级结构的存储器系统
2)简述CPU的功能.
3)试⽐较⽔平型微指令与垂直型微指令。
4)简述总线集中控制的优先权仲裁⽅式。
⼆、综合应⽤(50分)
1、已知X=-0.1101,Y=0.1011,试⽤补码⼀位乘法计算X×Y(15分)
2、指令格式如下所⽰。OP为操作码字段,试分析指令格式特点。(10分)
15107320
偏移量(16位)基值寄存器
源寄存器OP
3、某32位机共有微操作控制信号52个,构成5个相斥类的微命令组,各组分别包含4
个,5个,8个15个可20个微命令,已知可判定的外部条件有CY和ZF两个,微指令字长29位。
(1)给出采⽤断定⽅式的⽔平型微指令格式
(2)控制存储器器的容量应为多少位?(10分)
4、某8位机采⽤单总线结构,地址总线16根(A15~A0,A0为低位),双向数据总线8根
(D7~D0,,控制总线中与主存有关的有MREQ(允许访存,低电平有效),R/W(⾼电平
为读命令,低电平为写命令)主存地址空间分配如下:0~8191为系统程序区,由只读存储器芯⽚组成;8192~32767为⽤户程序区;
最后(最⼤地址)2K地址空间为系统程序⼯作区,上述地址为⼗进制数,按字节编址,现有如下存储器芯⽚:ROM:8K×8位(控制端仅
有CS)
RAM(静态):16K×1位,2K×8位,4K×8位,8K×8位
请从上述芯⽚中选择适当芯⽚设计该计算机存储器,画出主存储器逻辑框图,注意画
出选⽚逻辑(可选⽤门电路及3:8译码器74LS138)与CPU的连接,说明选哪些存储
器芯⽚,选多少?
B卷
基础知识(50分)
1.选择题(10分)
1)在机器数______中,零的表⽰形式是唯⼀的。
A.原码B.补码C.移码D.反码
2)主存贮器和CPU之间增加cache的⽬的是______。
A解决CPU和主存之间的速度匹配问题
B扩⼤主存贮器容量
C扩⼤CPU中通⽤寄存器的数量
D既扩⼤主存贮器容量,⼜扩⼤CPU中通⽤寄存器的数量
3)某SRAM芯⽚,存储容量为64K×16位,该芯⽚的地址线和数据线数⽬为______。
A64,16
B16,64
C64,8
D16,16。
4)相联存储器是按______进⾏寻址的存储器。
A.地址指定⽅式B.堆栈存取⽅式
C.内容指定⽅式D。地址指定与堆栈存取⽅式结合
5)寄存器间接寻址⽅式中,操作数处在______。
A.通⽤寄存器
B.主存单元
C.程序计数器
D.堆栈
2.填空题(20分)
1)8位⼆进制补码所能表⽰的⼗进制整数范围是___(1)___⾄__(2)___,前者的⼆进制补码表⽰为___(3)__,后者的⼆进制补
码表⽰为(4)。
2)移码表
文档评论(0)