- 1、本文档共7页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
提问:CMOS门电路结构上有什么规律?2.4.2晶体管级CMOS逻辑电路设计(1)下拉网络由NMOS管构成,上拉网络由PMOS管构成;(2)上拉网络和下拉网络相互对偶;(3)每个输入端同时加到一个NMOS管和一个PMOS管的栅极;(4)NMOS管串联可实现与,并联可实现或,其输出是该操作的反。
例1:分析CMOS门电路逻辑功能。2.4.2晶体管级CMOS逻辑电路设计
为异或门。2.4.2晶体管级CMOS逻辑电路设计例2:分析CMOS门电路逻辑功能。
解:例3:用CMOS门电路实现逻辑函数方案一:利用反相器、与非门、或非门来实现需要18只三极管2.4.2晶体管级CMOS逻辑电路设计
解:方案二:用CMOS门电路构成规律来实现将MOS管作为开关,使用其串并联组合就可以实现相当复杂的逻辑函数。只需8只MOS管2.4.2晶体管级CMOS逻辑电路设计
2.4.2晶体管级CMOS逻辑电路设计例4:设计CMOS逻辑电路,实现以下逻辑函数:解:F1和F2是1位全加器的逻辑表达式
2.4.2晶体管级CMOS逻辑电路设计
文档评论(0)