组合逻辑电路的设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第4章组合逻辑电路

4.1组合逻辑电路的分析

所谓逻辑电路的分析,就是找出给定逻辑电路输出和

输入之间的逻辑关系,并指出电路的逻辑功能。分析过

程一般按下列步骤进行:

(1)根据给定的逻辑电路,从输入端开始,逐级推导

出输出端的逻辑函数表达式。

(2)根据输出函数表达式列出真值表。

(3)用文字概括出电路的逻辑功能。

第4章组合逻辑电路

【例4.1.1】分析图4.1.1所示组合逻辑电路的逻辑功能。

解:根据给出的逻辑图,逐级推导出输出端的逻辑函

数表达式:

P1AB,P2BC,P3AC

FP1P2P3ABBCACABBCAC

第4章组合逻辑电路

图4.1.1例4.1.1的逻辑电路

第4章组合逻辑电路

表4.1.1例4.1.1的真值表

ABCF

0000

0010

0100

0111

1000

1011

1101

1111

由真值表可以看出,在三个输入变量中,只要有两个或

两个以上的输入变量为1,则输出函数F为1,否则为0,它表

示了一种“少数服从多数”的逻辑关系。因此可以将该电路

概括为:三变量多数表决器。

第4章组合逻辑电路

【例4-2】分析图4-3(a)所示电路,指出该电路的逻辑功能。

图4.1.2例4.1.2电路

第4章组合逻辑电路

解(1)写出函数表达式。

SiAiBiCi

Ci1(AiBi)CiAiBi

(2)列真值表。

表4.1.2例4.1.2的真值表

AiBiCiCi+1Si

00000

00101

01001

01110

10001

10110

11010

11111

第4章组合逻辑电路

(3)分析功能。

由真值表可见,当三个输入变量Ai、Bi、Ci中有一个为

1或三个同时为1时,输出Si=1,而当三个变量中有两个或

两个以上同时为1时,输出Ci+1=1,它正好实现了Ai、Bi、Ci

三个一位二进制数的加法运算功能,这种电路称为一位全

加器。其中,Ai、Bi分别为两个一位二进制数相加的被加数、

加数,Ci为低位向本位的进位,Si为本位和,Ci+1是本位向

高位的进位。一位全加器的符号如图4.1.2(b)所示。

如果不考虑低位来的进位,即Ci=0,则这样的电路称

为半加器,其真值表和逻辑电路分别如表4.1.3和图4.1.3所

示。

第4章组合逻辑电路

表4.1.3半加器真值表

AiBiCi+1Si

0

文档评论(0)

195****6728 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档