第八讲数字成型滤波器的实现.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

第1页,共21页,星期日,2025年,2月5日主要内容脉冲成型的理论基础;VHDL实现脉冲成型;不同滚降系数的脉冲成型基础实验;基于FPGA完成滚降系数的升余弦滤波器对BPSK信号进行基带调制。第2页,共21页,星期日,2025年,2月5日脉冲成型实验项目需用仪器设备: 计算机、软件无线电实验箱、示波器、FPGA仿真器、+5V电源所需主要元器件及耗材:连接线、计算机串口连接线第3页,共21页,星期日,2025年,2月5日实验原理1、脉冲成型的理论基础在现代无线通信中,由于基带信号的频谱范围都比较宽,为了有效利用信道,在信号传输之前,都要对信号进行频谱压缩,使其在消除码间干扰和达到最佳检测的前提下,大大提高频带的利用率。奈奎斯特是第一个解决既能克服符号间干扰又保持小的传输带宽问题的人。第4页,共21页,星期日,2025年,2月5日1、脉冲成型的理论基础只要把通信系统(包括发射机、信道和接收机)的整个响应设计成在接收机端每个抽样时刻只对当前的符号有响应,而对其他符号的响应全等于零,那么符号间干扰ISI的影响就能完全被抵消,即消除符号间干扰的奈奎斯特(Nyquist)第l准则。第5页,共21页,星期日,2025年,2月5日1、脉冲成型的理论基础h(t)无码间串扰示意图第6页,共21页,星期日,2025年,2月5日1、脉冲成型的理论基础在实际应用中,升余弦滤波器是运用较为广泛的成形滤波器,因为它有如下的优点:1)满足Nyquist第1准则;2)可以消除理想低通滤波器设计上的困难,有一平滑的过渡带;3)通过引入滚降系数改变传输信号的成形波形,可以减小抽样定时脉冲误差所带来的影响,即降低码间干扰。第7页,共21页,星期日,2025年,2月5日1、脉冲成型的理论基础升余弦滤波器的传递函数为:其中,是滚降因子,取值范围0到1。当时,升余弦滚降滤波器对应于具有最小带宽的矩形滤波器。滤波器的冲激响应第8页,共21页,星期日,2025年,2月5日1、脉冲成型的理论基础升余弦滤波器的频域传递函数及时域冲激响应H(w)h(t)第9页,共21页,星期日,2025年,2月5日输入随机序列{+1,-1}通过0.5升余弦滤波器后的脉冲成型波形第10页,共21页,星期日,2025年,2月5日2、VHDL实现脉冲成型在程序中,我们首先产生升余弦滤波器系数,再将输入数据滤波输出,即可得到我们期望的滚将系数(0.5或0.8)的升余弦信号成型波形。这里重点介绍如何生成各种滚降系数的升余弦滤波器系数。1)利用MATLAB生成升余弦滚降滤波器系数2)将升余弦滤波器系数转换为VHDL数组3)将信号滤波输出,即得到脉冲成型信号第11页,共21页,星期日,2025年,2月5日2、VHDL实现脉冲成型1)利用MATLAB生成升余弦滚降滤波器系数在MATLAB中,可以利用函数rcosine得到升余弦滤波器系数[NUM,DEN]=RCOSINE(Fd,Fs,TYPE_FLAG,R,DELAY)其中,Fd表示数字信号频率;Fs表示滤波器采样频率,且Fs/Fd必须是一个正整数。TYPE_FLAG表示设计的滤波器的类型,可以是iir、sqrt、或者它们的组合iir/sqrt,也可以是常规类型normal。R表示滚降系数,取值范围是[0,1].。DELAY表示滤波器延迟,必须为一个正整数,DELAY/Fd可以得到以秒为单位的滤波器延迟。第12页,共21页,星期日,2025年,2月5日2、VHDL实现脉冲成型我们以产生0.8滚降系数的升余弦滤波器为例,Fd=1;Fs=8;TYPE_FLAG取“fir”,即可得到49个滤波器系数:-0.0000-0.0012-0.0036-0.0064-0.0085-0.0088-0.0068-0.00320.0000-0.0000-0.0058-0.0185-0.0361-0.0530-0.0600-0.04600.00000.08520.21080.36960.54650.72020.86710.96541.00000.96540.86710.72020.54650.36960.21080.08520.0000-0.0460-0.0600-0.0530-0.0361-0.0185-0.005

文档评论(0)

xiaolan118 + 关注
实名认证
文档贡献者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档