LVDS发射器DS90C383B特性与应用概述.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

PRELIMINARY2004年7

DS90C383B+3.3V可编程LVDS器24位平板显示器

(FPD)链路‑65MHz

一般描述特性

DS90C383B器将28位的CMOS/TTL数据转换为四个n不需要在时钟/数据和/PD引脚之间进行特殊的启动序列。

LVDS(低电压差分信号)数据流。一个相位锁定的发送时输入信号(时钟和数据)可以在设备上电之前或应用。

±

钟与数据流并行通过第五个LVDS链路传输。每个发送时钟n支持高达100kHz频率调制的扩频时钟偏差为2.5%

周期采样并传输28位输入数据。在65MHz的发送时钟频扩展或−5%下扩展。n“输入时钟检测”功能将在输入时

率下,以每条LVDS数据通道455Mbps的速率传输24位钟丢失且/PD引脚为逻辑时将所有LVDS对拉低。n

的RGB数据和3位的LCD定时和控制数据(FPLINE、支持18到68MHz移位时钟n最佳的TxINPUTs设置和保持

FPFRAME、DRDY)。使用65MHz时钟,数据吞吐量为时间nTx功耗130mW(典型值)@65MHz灰度n比

227M字节/秒。DS90C383B器可以通过引脚编程BiCMOS替代方案减少40%的功耗nTx掉电模式60μW

为上升沿触发或下降沿触发。上升沿或下降沿触发的器(典型值)n支持VGA、SVGA、XGA和双像素SXGA。

可以与下降沿触发的(DS90CF386)互操作,无需任n窄总线减少电缆尺寸和成本n最高达1.8Gbps的吞吐量

何转换逻辑。n最高达227兆字节/秒的带宽n345mV(典型值)摆幅

LVDS器件,用于低EMInPLL无需外部组件n符合

该组是解决与宽高速TTL接口相关的电磁干扰和电缆尺寸TIA/EIA‑644LVDSn低轮廓56引脚TSSOP封装n改

进的替代品:SN75LVDS83,DS90C383A

问题的理想。

方框图

DS90C383B

订购号DS90C383BMT

参见NS封装编号MTD56

®

TRI‑STATE是NationalSemiconductorCorporation的商标。

文档评论(0)

ericxiao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档