HiSpi接口设计示例:Avalon ST与控制系统集成.pdfVIP

  • 0
  • 0
  • 约2.9万字
  • 约 26页
  • 2026-01-30 发布于北京
  • 举报

HiSpi接口设计示例:Avalon ST与控制系统集成.pdf

HiSpi接口设计示例

HiSpi接口设计示例展示了如何使用CycloneVFPGA从AptinaHiSpi串行接口捕获流。

它使用了以下硬件组件:

▪包含5CGXFC7D6F31C7ES器件的AlteraCycloneV开发套件。

▪TerasicAHA‑HSMC适配板。

▪AptinaMT9M024头板。

以下软件工具用于实现和运行设计:

▪QuartusII版本12.1。

Qsys

▪系统控制台

概述

示例设计执行以下功能:

▪通过I2C配置Aptina传感器以通过HiSpi输出模式。

▪通过AvalonMM总线配置Qsys组件。

▪反序列化HiSpi信号。

▪解析反序列化的数据流并提取活动数据。

▪通过Avalon‑ST连接输出活动数据。

▪接收并Avalon‑ST数据,记录统计信息并检测任何错误。

示例设计的框图如图1所示。

图1.示例设计框图。

活动活动通通过过

HiSpi到活动

AvaloAvalo

HiSpi时钟HiSpi到AvalonSTAvalonST

HiSpi时钟AvalonSTAvalonST

和数据和和和数数数据据据AvalonST接收端接收端

和数据接收端

用于控制的AvalonMM

AvalonMM用于控制alo用于控制

系统系统JTAG到AvalonAvalonI2CI2C到Aptina

系统JTAG到AvalonI2C到Aptina

控制台控制台AvalonI2C

控制台传感器

通过JTAG主桥主主桥桥主控主主控控

通过主桥主控

JTAG

Qsys设计中还有一些组件未在该框图中显示。

HiSpiInterfaceDesignExample

TheHiSpiInterfaceDesignExampledemonstratestheuseofaCycloneVFPGAtocapture

streamingfromanAptinaHiSpiserialinterface.Itusesthefollowinghardwarecomponents:

▪AnAlteraCycloneVDevelopmentKitwitha5CGXFC7D6F31C7ESdevice.

▪ATerasicAHA-HSMCadapterboard.

▪AnAptinaMT9M024headboard.

Thefollowingsoftwaretoolsareusedtoimplementandrunthedesign:

▪QuartusIIversion12.1.

▪Qsys

▪SystemConsole

Overview

Theexampledesignperformsthefollowingfunctions:

▪ConfigurestheAptinasensorviaI2C

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档