可以锁定相位可以消除频率误差实现频率的无误差跟踪01课件讲解.pptVIP

  • 1
  • 0
  • 约3.13千字
  • 约 32页
  • 2026-02-08 发布于陕西
  • 举报

可以锁定相位可以消除频率误差实现频率的无误差跟踪01课件讲解.ppt

4.锁相接收机(利用窄带跟踪特性)本地标准中频信号混频器中频放大器PD输入信号VCOLF中频信号输出窄带。只能通过直流或缓变信号**EXITEXIT7.3锁相环路(PLL)高频电子线路7.3锁相环路(PLL)可以锁定相位,可以消除频率误差,实现频率的无误差跟踪主要要求:掌握PLL的基本组成、工作原理和锁定的概念。了解PLL的相位模型和基本方程。了解PLL的捕捉与跟踪。7.3锁相环路(PLL)了解集成PLL和PLL的应用。7.3.1锁相环路基本原理一、锁相环路基本组成鉴相器(PD):用以比较ui、uo相位,

输出反映相位误差的电压uD(t)环路滤波器:用以滤除误差信号中的高频分量和噪声,

提高系统稳定性。VCO:在uC(t)控制下输出相应频率fo二、两个正弦信号的频率和相位之间的关系若两个正弦信号频率相等,则其相位差保持恒定;若频率不相等,则相位差将随时间的变化而不断变化。三、锁相环路的基本工作原理uc(t)若wi≠wo,则ui(t)和uo(t)之间产生相应的相位变化,鉴相器将输出一个与瞬时相位误差成比例的误差电压,经环路滤波器取出其中缓慢变化的直流电压,控制压控振荡器uD(t)的频率,使得之间的频率差减小,直到压控振荡器输出信号频率等于输入信号频率、两信号相位差等于常数时,锁相环路进入锁定状态,只要合理选择环路参数,就可使环路相位误差达到很小值。ui(t)和uo(t)环路锁定时的相位误差称为剩余相位误差或稳态相位误差。7.3.2锁相环路的数学模型一、鉴相器(PD)设设其相位可改写为则设鉴相器具有正弦鉴相特性,7.3.2锁相环路的数学模型一.鉴相器(PD)二.压控振荡器(VCO)将的倒数表示,则二.压控振荡器(VCO)三.环路滤波器(LF)例图b电路:可写出传递函数为三.环路滤波器(LF)四.PLL的相位模型和基本方程PLL基本方程的含义?PLL基本方程的含义?PLL基本方程的含义?7.3.3锁相环路的捕捉与跟踪捕捉过程:失锁?锁定跟踪过程:锁定?维持锁定称为同步带,又称跟踪带,常用??H表示。当wi从低频至高频缓慢变化时未加控制电压(即uD(t)=0)时的VCO振荡频率uD(t)Owo0wawi失锁锁定wb失锁当wi从高频至低频缓慢变化时wc锁定wd捕捉范围同步范围2?wP2?wH通常捕捉带小于同步带7.3.3锁相环路的捕捉与跟踪锁定跟踪状态7.3.4集成锁相环路电路构成模拟PLL:模拟PDLFVCO数字PLL:全数字:数字PDLFVCO模拟+数字:数字PD模拟LFVCO用途通用PLL专用PLLCMOS锁相环路CD4046简介为数字PLL。内有两个PD、VCO、缓冲放大器、输入信号放大与整形电路、内部稳压器等。具有电源电压范围宽(5~15V)、功耗低、输入阻抗高等优点。工作频率0~1MHz内部VCO产生50%占空比的方波。输出电平可与TTL电平或CMOS电平兼容。具有相位锁定状态指示。CD4046内部结构与外引脚排列信号输入端:允许输入0.1V左右的小信号或方波,经A1放大和整形,提供满足PD要求的方波。由异或门构成,具有三角形鉴相特性。它要求两个输入信号均为50%占空比的方波。当无输入信号时,其输出电压为VDD/2,用以确定VCO的自由振荡频率。

文档评论(0)

1亿VIP精品文档

相关文档