第4章 存储系统.docVIP

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章 存储系统 4.1概述 4.1.1存储器的分类 1. RAM 2. ROM 4.1.2存储器的主要性能指标 1. 存储容量 2. 存取时间 3. 可靠性 4. 功耗 5. 价格 4.2常用存储器芯片的连接使用 4.2.1SRAM 1.概述 图4.16264引脚 2. 连接使用 图4.26264全地址译码器 图4.3另一种译码电路 图4.46264部分地址译码连接 3. 静态RAM连接举例 图4.56116的连接 图4.6ROM地址译码器 图4.7ROM作译码器的连接电路 图4.8数字比较器74LS688 图4.9利用数字比较器作译码器的SRAM连接电路 图4.10利用PLD作译码器 4. SRAM的时序 图4.11SRAM 6264的写入过程 图4.12SRAM 6264的读出过程 4.2.2EPROM 1. EPROM 2764的引线 2. EPROM 2764的连接使用 图4.13EPROM 2764引线 图4.14EPROM 2764的连接电路 图4.15EPROM与SRAM的连接 3. EPROM的编程 图4.1627C040引脚 图4.17EPROM 27C040的编程时序 图4.1827C040快速编程流程图 4.2.3EEPROM(E2PROM) 1. 典型EEPROM芯片介绍 图4.19EEPROM 98C64A引线 图4.20EEPROM字节写入时序 图4.21EEPROM 98C64A的连接 2. 闪速(FLASH)EEPROM 图4.22闪速EEPROM28F040引脚 图4.2328F040的字节编程过程 图4.2428F040的擦除 图4.2528F040连接到最小模式下8088系统总线上 4.2.4其他存储器 1. 双端口存储器 图4.26双端口存储器DS1609的引线 图4.27DS1609的读出时序 图4.28DS1609的写入时序 图4.29查询写入流程图 图4.30DS1609的连接框图 2. 先进先出(FIFO)存储器 图4.31FIFO存储器DS2009引线图 3. 铁电存储器 图4.32FM1808引线 4.2.580x86及奔腾处理器总线上的存储器连接 1. 8086的内存接口 图4.336264与8086系统总线的连接 2. 80386、80486的内存接口 图4.3432位机的内存组织 图4.3580486内存芯片连接 3. Pentium处理器的内存组织 4.3动态读写存储器 4.3.1概述 1. 动态存储器芯片2164的引线 图4.36DRAM 2164引线 2. DRAM的工作过程 图4.37DRAM 2164的读出过程 图4.38DRAM 2164的写入过程 图4.39DRAM 2164的刷新过程 4.3.2动态存储器的连接使用 1. 行列控制信号的形成 图4.40PC/XT微型机DRAM行(RAS)列(CAS)形成电路 2. DRAM的读写 图4.41DRAM读写简化电路 3. 刷新 4. 关于使用DRAM的建议 4.3.3内存条 1. SDRAM 图4.42SDRAM芯片的引线 图4.43SDRAM读出数据时的延迟 图4.44SDRAM连续读出数据 图4.45SDRAM突发方式读出数据 图4.46SDRAM突发方式写入(BL=4) 图4.47SDRAM的连接 2. DDR SDRAM 图4.48DDR SDRAM的突发方式读出 图4.49DDR SDRAM的突发方式写入 4.4存储卡 4.4.1多媒体存储卡 1. 概述 图4.50MMC系统结构 图4.51MMC的结构 2. MMC的命令 图4.52连续数据流传送过程 图4.53多个数据块写入过程 3. 卡内寄存器 4. MMC总线 图4.54MMC的读写时序 图4.55MMC卡上CMD信号的驱动 4.4.2安全数字存储卡 图4.56SD卡结构 图4.57SD卡系统结构 4.5磁盘存储器 4.5.1磁盘存储器概述 1. 磁盘结构 图4.58硬磁盘结构及记录面扇区 2. 数据记录格式 图4.59磁盘记录格式 3. 主要技术指标 图4.60磁盘驱动器的连接 4. 连接框图 4.5.2磁盘阵列RAID 1. 概述 2. 冗余无校验的磁盘阵列(RAID0) 图4.61RAID0中各数据带条(块)的分布 3. 镜像磁盘阵列(RAID1) 图4.62RAID1中各数据带条(块)的分布 图4.63RAID0+1先分块后镜像 图4.64RAID1+0先镜像后分块 4. 并行海明纠错阵列(RAID2) 图4.65RAID2位交叉海明码阵列 5. 奇偶校验并行位交错阵列(RAID3) 图4.66RAID3位交叉奇偶校验阵列 6. 奇偶校验扇区交错阵列(RAID4) 图4.67RAID4位交叉奇偶校验阵列 7. 循环奇偶校验阵列(RA

文档评论(0)

38号店铺 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档