- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2.2 评估板DSP56311EVM DSP56311EVM的总体结构 DSP56311EVM的硬件技术 音频编码解码器(Codec) 命令转换器 外围器件接口 其它 1. 评估板的总体结构(1/8) 评估板DSP56311EVM(EVM,Evaluation Module)能够充分展示DSP56311的能力,并提供了允许使用DSP56311应用开发的硬件工具,相当于一种通常所谓的“开发装置” 这一评估板硬件部分包括了:DSP56311芯片,外围器件控制连接器,外部存储器和一个语音编码解码器(CODEC),其中,外围器件扩展连接器用于信号的监视和用户未来开发的可扩充性 1. 评估板的总体结构(2/8) 评估板的功用 使新用户熟悉DSP56300结构的特点,DSP56311EVM所提供的工具和实例便于对其特点以及使用DSP56300家族芯片的效益进行评估 作为实时软件开发平台服务。工具配套使用户能够开发和仿真例程,将软件下载到片内或板内的RAM,然后通过JTAG/OnCE端口,使用调试器运行和调试软件 1. 评估板的总体结构(3/8) 由于OnCE断点的特点,使用户能很容易指定中止的条件,全速执行用户开发的软件,直至中止的条件满足为止。具有通过OnCE检查和修改所有的用户可读写的寄存器、存储器和外围器件的能力,极大地方便了开发者实现自己的任务 作为硬件的开发平台,使用户可以连接外部硬件外围器件,而板内的外围器件可以被禁止使用,为用户提供了重新指定任一个和所有DSP外围器件的能力。OnCE端口的非侵入式设计意味着板内的和DSP芯片内的所有存储器,用户均可使用 1. 评估板的总体结构(4/8) DSP56311EVM的实际结构如图所示 1. 评估板的总体结构(5/8) DSP56311EVM的功能框图如下图 1. 评估板的总体结构(6/8) 上图中有9个跳线连接器(J1,J3,J4,J5,J6,J7,J8,J9,J10)默认连接如下图所示,一般情况下,不要轻易改变它,根据系统开发的需要,参见教材上的相关配置说明,作出必要的调整 1. 评估板的总体结构(7/8) 下图示出了PC、外部电源和评估板三者之间的连接方法 1. 评估板的总体结构(8/8) 具体连接的步骤为: 把DB25并口扩展电缆的插头连接到PC的并口插座 把DB25并口扩展电缆的插座连到DSP56311EVM板上的P2口,这一连接使能PC控制评估板的功能 确信外部7-12V的电源尚未供电 把电源插头插入DSP56311EVM的P6口 上电。若连接正确,绿色的电源指示灯LED4亮 2. 评估板硬件模块(1/1) 主要包括: 24位DSP56311数字信号处理器芯片 用作扩展存储器的外部快速静态存储器FSRAM和可独立工作的闪存FLASH 16位具有CD质量的声频编码解码器(Codec) 命令转换器模块 主要介绍外部存储器的有关问题 外部存储器(1) DSP56311EVM包括以下两类外部存储器: 64K×24位快速静态RAM(FSRAM)用作扩展存储器 128K×8位闪速存储器(FLASH)用于独立工作(不介绍) FSRAM(1/6) FSRAM在评估板上的位置参看前图,在元件层上标以U2,型号是GS71024T-8,它使用3.3V单电源工作,存取时间8ns,与DSP56311的连接如下图所示 FSRAM (2/6) FSRAM的数据输入/输出引脚IO0-IO23被连到DSP56311的D0-D23引脚上,相应地,FSRAM的写允许 与输出允许 线被连到DSP56311的写允许 与读允许 线 上 FSRAM芯片允许信号 由DSP56311地址属性0 产生 FSRAM的作用由AA0和相应的(端口A)地址属性寄存器0 控制 FSRAM (3/6) FSRAM地址输入引脚A0-A14连到DSP端口相应的地址引脚上 地址位A15和地址属性3 相应连到跳线器J3引脚1和引脚3上 跳线器J3的引脚2连到FSRAM的地址位A15上,它允许外部FSRAM配置为统一的或者分开的存储器映像 下表说明了FSRAM通过跳线器J3的可选配置,默认配置选择为64K字的统一存储器映像配置 J3 存储器映像类型 1-2 统一存储器映像(默认) 2-3 分开的存储器映像 表 J3对FSRAM存储器配置的选择 当选择统一存储器映像时,跳线器短接引脚1和2,外部FSRAM可用的64K字并不分成X数据、Y数据和程序存储器,因而,读写P:$1000,X:$1000和Y:$1000,是同一个存储单元,从/到FSRAM进行48位的长存储数据的传送是不可能的 选择分开的存储器映像,把FSRAM可用的64K字分成两个32K相邻接的存储体,这种配置允许
您可能关注的文档
最近下载
- 八年级上册地理第一次月考试题.docx VIP
- (完整word版)WORD版本核心高考高频688词汇(高考高频词汇).pdf VIP
- 1.3.4 单细胞生物(新教材课件) 七年级生物上册 (人教版2024).pptx
- 房地产企业华润置地十三五战略规划及2023年商业计划书.pptx VIP
- 2025外研版英语四年级上册全册教学设计教案.pdf
- 2025发展对象考试试题库及参考答案.docx VIP
- 考研英一英二 · 大小作文历年真题整理.pdf VIP
- 《维生素》教学课件.pptx VIP
- 电大一网一形考作业(电气CAD绘图3).doc VIP
- 电大一网一形考作业(电气CAD绘图2).doc VIP
文档评论(0)