数字电子钟的制作.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
能数字电子钟的制作 1 引 言 1.1研究背景与意义 随着科学技术的不断发展, 人们对时间计量的精度要求越来越高。高精度的计时工具大多数都使用了石英晶体振荡器, 由于电子钟、石晶表、石英钟都采用了石英技术, 因此走时精确度高, 稳定性好, 使用方便, 不需要经常调校. 数字式电子钟用集成电路计时时, 译码代替机械式传动, 用LED显示器代替指针显示进而显示时间, 减小了计时误差.这种表具有时、分、秒、显示时间的功能, 还可以进行时、分、秒的校对。片选的灵活性好[6]。 1.2设计原理 数字电子钟的原理框图如下所示[14]: 图1  数字电子钟逻辑框图 2 理论基础与分析 主体电路由功能部件和单元电路组成。各功能部件的设计介绍分别为: 2.1 石英晶体振荡器 振荡器是数字钟的核心,振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度.通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。如下图图2所示为电子手表集成电路中的晶体振荡器电路[14]。 图2  石英晶体振荡电路 该电路由F0=32768Hz的石英晶体和一个反向器构成稳定性好、精确度高的时间标准信号源。利用石英晶体来控制振荡频率, 电阻为反馈元件, 电容C 防止寄生振荡,调节可变电容C1可以对振荡器的频率进行微调,再通过反向器输出频率为32768Hz的方波脉冲信号。 2.2 分频器: 石英晶体振荡器产生较高的32768Hz 的频率, 而电子钟需要秒脉冲, 故可采用分频电路实现,分频器的功能主要有两个:(1)产生标准秒脉冲信号。(2)提供功能扩展电路所需要的信号。如仿电台报时用的1KHz的高音频信号和500Hz的低音频信号,它可由74LS393(其引脚及功能表见附录)所组成,其电路图为图3所示[14-200]: 图3  分频电路 对于单个二进制计数器而言,周期信号从CP端输入,则可以从Q0、Q1、Q2和Q3端分别得到2分频、4分频、8分频和16分频的信号。本电路中石英晶体振荡器产生的32768Hz的方波脉冲信号经74LS393的三次16分频和一次8分频成为1Hz的信号即秒信号。前三个16分频计数器从Q3脚输出。因而不需要清零复位。第四个8分频计数器从Q2脚输出,需要在输出的同时让计数器复位清零即构成三位二进制计数器。因此将第二个74LS393的2Q2与2CR引脚相连。第2Q2脚的输出就是秒信号,又是计数器的复位脉冲信号。 2.3 时、分、秒计数器的设计 图4  60 进制计数电路 分和秒计数器都是模M=60的计数器,其记数规律为00—01--、、、、、、--58—59—00、、、、、、可选用74LS160作为计数器级联组成,其电路图如上图图4所示[5-145]: 由图可知CR接高电平,秒信号脉冲从CP端输入进行十进制记数,满十通过CO输出进位信号,此信号用于控制秒十位计数器的记数。秒十位计数器为六进制计数器。Q1、Q2的输出端通过与非门输出构成清零复位信号给CR端,从而构成六进制计数器。同时这个信号还要作为秒计数器的进位脉冲送到分计数器。秒十位计数器的CP脉冲的输入要通过一个与门受到秒个位计数器的进位信号CO的控制。只有当CO=1时,秒计数脉冲才可能通过与门进入秒十位计数器的CP中。 分计数器的组成电路与秒计数器的组成电路完全相同。不过进入CP的脉冲信号为由秒十位进位信号与非后输入的信号。 时计数器也是由两个74LS160串联组合而成。其电路图如图图5所示: 图5  24 进制计数电路 本电路采用时24进制显示方式。时个位计数器开始作为十位计数器产生0—9的计时个位,当下一时间10点到时向上输出进位信号CO=1,同时时十位计数器加1,等计时到23点后再来时计数脉冲(即分记述满60)时计数器要清零复位。所以十位计数器的Q0和时个位计数器的Q1通过与非门产生清零复位信号,使时计数器具备00——23循环计数的功能。然后将六个计数器的计数结果通过计数器的Q0----Q3输出端送到七端显示译码驱动电路中。其中74LS160引脚排列及功能表见附录 2.4 译码显示电路的设计[6-73] 译码是把给定的代码进行翻译, 将时、分、秒计数器输出的四位二进制代码翻译为相应的十进制数, 并通过LED 显示器显示, 通常LED 显示器与译码器是配套使用的。我们选用的七段译码驱动器(74LS247) 和数码管(LED) 是共阳接法。LED 显示器的3、8 管脚接一起, 限流电阻为200Ω 和+ 5V联接。其中74LS147的引脚及功能表见附录。译码显示电路如图6 所示。 图6 译码显示电路 其中4 BI/RB

文档评论(0)

神话 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:5203223011000000

1亿VIP精品文档

相关文档