网站大量收购独家精品文档,联系QQ:2885784924

EDA设计II实验报告——多功能数字钟设计.docVIP

EDA设计II实验报告——多功能数字钟设计.doc

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA设计Ⅱ实验报告 ——多功能数字钟设计 院系:电光学院 学号: 042201 姓名: 指导教师: 内容摘要 本篇报告主要阐述了EDA实验中多功能数字钟的设计制作过程,此多功能数字钟具有计时、校准、保持清零、整点报时、闹钟及星期显示等多种功能。设计过程中采用层次化的设计方法,按功能将数字钟划分为多个模块,最终将各个模块有序组合完成整个设计要求。其中采用框图设计各功能模块中的数字逻辑电路,在QuartusⅡ7.0中完成模块的功能仿真测试,最后下载到FPGA芯片上验证设计的正确性。 关键词:多功能数字钟 层次化 动态显示 仿真测试 Abstract This report mainly addressed the process of designing the multi-functional digital clock of the EDA experimen .The multi-functional digital clock has the function of timing, calibration, keeping and clearing, chime on integral hour, and week display.The whole designing progress used the method of hierarchical.According to the functions,the digitial clock was divided into several modules,eventually complete the design requirements with the combination of each module.It must be mentioned that the Block Diagram was used to describe the digital logic circuits.The functional simulation was completed under the environment of Quartus Ⅱ 7.0.At last,it was downladed to FPGA chip to achieve the function of multi-functional digital clock. Key words: multi-functional digital clock Hierarchical dynamic display simulation 目录 1 ……………………………………………………实验设计要求 2 ……………………………………………………整体方案论证 2.1……………………………………………基本计时电路原理 2.2………………………………………………闹钟电路原理 3 …………………………………………… 数字钟子模块的设计 3.1 ………………………………………基本计时电路的设计 3.1.1……………………………………脉冲发生电路的设计 3.1.2…………………………………………计时电路的设计 3.2……………………………………………闹钟电路的设计 3.2.1………………………………………………………比较电路 3.2.2…………………………………………………硬件音乐电路 3.2.3…………………………………………………闹钟音乐电路 4 …………………………………多功能数字时钟的整体结构 5……………………………………………程序下载、仿真与调试 6…………………………………………………实验总结与感想 6.1…………………………………………实验中遇到的困难 6.2……………………………………………总结与感想 7…………………………………………………参考文献 (纸质报告中部分电路图片不清晰,请老师参看电子版截图或原电路) 多功能数字钟设计 1 实验设计要求 设计一个数字计时器,可以完成00:00:00到23:59:59的计时功能,并在控制电路的作用 下具有保持、清零、快速校时、快速校分、 整点报时等功能。 设计基本要求: 1、能进行正常的时、分、秒计时功能; 2、分别由六个数码管显示时分秒的计时; 3、 K1是系统的使能开关(K1=0正常工作,K1=1时钟 保持不变); 4、 K2是系统的清零开关(K2=0正常工作,K2=1时钟 的分、秒全清零); 5、 K3是系统的校分开关(K3=0正常工作,K3=1时可

文档评论(0)

baihuamei + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档