- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程设计任务书
(20 11 ~20 12 学年第一学期)
设 计 题 目: EDA与数字系统课程设计
学 院 名 称: 电气与自动化工程学院
专 业(班级): 09 电气五班
姓 名(学号): 金志君
起 讫 日 期: 2011年12月
指 导 教 师: 刘春 、胡存刚
下发任务书日期 2011 年 10月 24 日
1
合肥工业大学课程设计任务书
设计题目 EDA与数字系统课程设计
了解各种PLD器件的基本结构,掌握MAX+Plus2的使用方法,用图形输入
主要内容 法和Verilog HDL完成规定的基本练习题,在此基础上完成一个数字系统
设计题的设计、仿真、下载(FPGA实现)。
应收集的资 1. 《EDA与数字系统设计》李国丽 朱维勇 栾铭主编
料 2. 《数字电子技术基础》 阎石主编
讲课: EDA简介
实验一:Max+Plus2使用练习,完成一个简单门电路的图形设计输入、
编译、仿真、管脚分配、下载。(4学时)
实验二:图形设计输入3-8 译码器, 同步十进制加法计数器、同步六十
进制计数器。
用六十进制计数器制作十二进制计数器(01~12),二十四进
设计 制计数器(00~23)和百进制计数器。设计输入、编译、仿真、
进度 管脚分配、下载。 (4 学时)
计划 实验三:完成以上实验的Verilog HDL 设计输入。(4 学时)
讲课:扫描显示电路原理,数码管驱动方式,对应于实验箱的扫描模块
介绍。(2 学时)
实验四:完成扫描显示1-4-1,1-4-2。 (4 学时)
讲课:布置一个数字系统设计题,讲解设计要求、原理框图、设计提示。
方案设计、设计调试、下载验证。 (12 学时)
设计考核验收,写课程设计报告。(4学时),
1 李国丽,朱维勇.电子技术实验指导书.合肥:中国科技大学出版社,
2000
主要参考文
2 王金明编,杨吉斌.数字系统设计与Verilog HDL.北京:电子工业出
献
版社,2002
3 潘松,黄继业. EDA 技术实用教程.北京:科学出版社,2002
指导教师意
按照设计进度计划要求完成每一步任务
见
备注
2
目录
中文摘要4
1.实验一 Max+Plus2使用练习5
2.实验二 3-8译码器5
3.实验三 同步十进制加法计数器6
4.实验四 同步六十进制计数器6
5.实验五 数码管显示7
6.实验六 十二进制及六十进制计数显示7
7.竞赛抢答器的设计9
结论17
参考文献17
3
中文摘要
在现在社会中,智力竞赛作为一种生动活泼而又有趣味的活动,
深为人们所喜爱,而在各种各样的竞赛之中,往往会对抢答器的功能
做出诸多的要求。基于此点,本课程设计便以竞赛抢
文档评论(0)