使用PrecisionRTL综合优化你设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
使用 Precision RTL 综合优化你的设计 李朝阳 中船重工 722研究所 武汉市 430072 摘要:综合(Synthesis)的主要功能是在 FPGA 设计过程中对设计输入进行分析和优化。 随着 FPGA 技术的进步,综合技术也在不断发展,不断使用新技术的综合工具软件得到重视 和使用,Precision RTL综合就是其中之一。现今数字信号处理(DSP)已经成为 FPGA应用 的一个重要领域。其中数字滤波器是 DSP的一种主要手段,它广泛应用于通信、语音处理、 图像处理等领域。本文通过一个有限脉冲响应(FIR)数字滤波器的 FPGA实现充分说明先进 的逻辑综合技术对于设计的优化实现起着决定性的作用。 关键词:FPGA 综合 仿真 1 前言: FPGA 设计正在发生着重要的转变,设计者可以开发具有千万门以上、频率超过 300MHz 以及嵌入式处理器的电路,能够集成完整的系统。现在 FPGA 供应商通过开发包含嵌入式微 处理器和存储器,以及硬或软宏单元的可重新配置的、系统级的 FPGA。这些功能对设计者 有很大的好处,比如减少系统开发时间,改进功耗,增加容量,扩大电路板的空间,以及可 随时改变设计,增加了灵活性。这些重大技术突破确实增加了对自身设计和验证的挑战,需 要新的方法解决这些问题。要充分利用任何新的技术和功能,必须具备必要的软件工具来处 理设计者可能面临的任何新问题。在FPGA综合工具方面 Mentor Graphics公司的 Precision RTL 综合是面向先进 FPGA 架构和工艺发展的新一代 RTL 综合器,具有非常直观的界面、准 确的时序分析和先进的优化算法,能同时满足最佳设计结果和最短上市时间的要求,是解决 这些新问题的一个有效途径。 2 FPGA 开发流程简介 FPGA 开发基本流程包括:设计输入、设计仿真、设计综合、布局布线,它们的连接关 系如图 1所示。 设计输入 设计仿真 设计综合 布局布线 图 1 FPGA 开发流程图 设计综合是整个 FPGA 设计流程中一个重要的步骤,它将 HDL 代码生成用于布局布线的 网表和相应的约束。而且随着新一代 FPGA 芯片频率和密度的增长,时序收敛问题越来越严 重,综合已经成为整个设计成败的关键。通常芯片供应商的 FPGA 软件中都包含综合功能, 但它相对简单,不能适应新一代 FPGA 芯片的发展,需要更加专业的综合工具来优化设计, Precision RTL综合就是其中之一。 3 在 FPGA 设计中使用 Precision RTL 综合实例 数字滤波器通常分成有限脉冲响应(finite impulse response,也就是 FIR)和无限 脉冲响应(infinite impulse response,也就是 IIR)两大类。FIR滤波器相对于 IIR滤波 器而言,优点是相位线性和性能稳定,应用范围广,缺点是需要长的冲击响应(即高阶数) 才能得到理想的结果,实现难度较大。因此在 FPGA 上实现高性能 FIR 滤波器是很具有挑战 性的。下面我们用几种不同的方法来完成 FIR滤波器设计,并进行比较。 FIR滤波器的系数为{11,-69, -51, 61, 85, -72, -198, -37, 234, 72,-631, -922,594,4185,8139,9871,8139,4185,594,-922,-631,72,234,-37,-198,-72, 85,61,-51,-69,11}。两路输入,输入信号位宽为 7,输出信号位宽为 23。 设计输入为 VHDL语言,输入输出信号声明如下: entity receive_low_pass_filter is port (chip_input_i : in signed(6 downto 0); chip_input_q : in signed(6 downto 0); clk : in std_logic;

文档评论(0)

天马行空 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档