实验二集成锁相环及应用.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验二 集成锁相环及应用 一 实验目的 掌握单片集成锁相环CD4046的技术性能指标及电路设计方法,学会应用CD4046设计并调试数字频率合成器。 二 实验内容 1 认真阅读CD4046技术手册,掌握芯片的工作原理 性能指标及电路设计方法。 2 掌握频率合成器的组成及工作原理,用CD4046设计并构建调试数字频率合成器,要求输出频率1KHz~1MHz,步进值1KHz。 三 实验步骤 1 详细分析图2.1给出的电路图,根据输出频率要求设计电路图参数C1,参数设计好后连接好电路。 2 认真仔细地检查全部线路是否连接正确,不允许有一根线连接错误,如有错误立即纠正; 3 关闭电源,将电路的电源和地线接到三路稳压电源的5v输出和地段,在打开电源前,检查电源线和地线是否连接正确,任何电源线的错误连接将导致芯片的损坏,确认无误后打开电源; 4 分频器的分频系数的设置依据为 N=4096-Fout 分别设置分频器的预置值为4094和3096,用示波器测量Fout端的波形频率值,验证是否为2KHz和1MHz,如果均正确,说明参数设计正确,否则应重新选择参数C1 。 四 实验作业 回答下列问题 说明分频系数设置的由来. 答:在锁相环的反馈回路中插入一N分频的分频电路形成闭环,此时vco为输出为fck是基准频率,改变N值即可改变电路的输出频率,采用3片74LS161构成12位加法或分频器,其预置的数值为212N。 (2)若N=4095将出现什么现象?说明原因。 答:现象:输出波形会出现带有毛刺且频率不稳定的方波。 原因:由于预置数4095,74LS161输出高电平,通过反相器后使计数器重新置数4095;从而使CD4046的3脚一直为高电平,锁相环不锁入,所以出现带有毛刺且频率不稳定的方波。 (3)不测量Fout如何判断锁相环是否入锁? 答:设CD4046 3脚的频率为fi,10脚的频率为fo,开始时fifo,环路处于失锁状态,加大输入信号频率fi,用示波器观察压控振荡器的输出信号和环路的输入信号,当两路信号由不同变为同频时,即fi=fo时,表明环路已进入锁定状态。

文档评论(0)

天马行空 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档