流水灯的设计与实现的论文.docVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
--(完美WORD文档DOC格式,可在线免费浏览全文和下载)值得下载!

综合设计性实验报告 题 目: 流水灯的设计与实现 学生姓名: 翟娟红 学 号: 200807211087 班 级: 电本0802班 指导教师: 王爱珍 学 期: 2010——2011第2学期 忻州师范学院 2011年06月02日 目录 一.摘要…………………………………………………………………3 二.课程意义……………………………………………………………3 1.1设计任务…………………………………………………………3 1.2设计目的…………………………………………………………3 三.关键词………………………………………………………………4 四.正文…………………………………………………………………4 第一章 总体方案设计 第二章 74LS194于74LS160 芯片介绍 第三章 EWB仿真图 第四章 用VHDL语言实现的流水灯 五.总结………………………………………………………………10 六.参考文献…………………………………………………………11 一.摘要 本论文设计的方案中采用了74LS160十进制计数器和74194双向移位寄存器来组成时序逻辑电路。最后通过在EWB软件上进行仿真来确定实验结果是否正确。 其中的EWB软件全称为ELECTRONICS WORKBENCH EDA,是交互图像技术有限公司在九十年代初推出的EDA软件,用于模拟电路和数字电路的混合仿真,利用它可以直接从屏幕上看到各种电路的输出波形。EWB是一款小巧,但是仿真功能十分强大的软件。 它采用直观的图形界面创建电路:在计算机屏幕上模仿真实实验室的工作台,绘制电路图需要的元器件、电路仿真需要的测试仪器均可直接从屏幕上选取;软件仪器的控制面板外形和操作方式都与实物相似,可以实时显示测量结果。EWB软件带有丰富的电路元件库,提供多种电路分析方法。作为设计工具,它可以同其它流行的电路分析、设计和制板软件交换数据。EWB还是一个优秀的电子技术训练工具,利用它提供的虚拟仪器可以用比实验室中更灵活的方式进行电路实验,仿真电路的实际运行情况,熟悉常用电子仪器测量方法。 二.课程意义 1.1设计任务 a.设计分频电路,使之产生10HZ的时钟信号。(提供1KHZ的时钟信号) b.设计能使实验台上的8个小灯循环点亮的序列信号发生电路,并使之能够自启动。 1.2设计目的 通过本实验了解和掌握时序电路的设计原理和方法,了解TTL芯片的特性及使用并且掌握彩灯循环控制器的设计方法 三.关键词 流水灯 74194移位寄存器 74LS160十进制计数器 四.正文 第一章 总体方案设计 1. 本设计电路主要由三部分组成,其整体框图如下图所示 其中分频器是将1KHZ的时钟信号分频为10HZ的时钟信号。 第二章 74LS194与74LS160芯片介绍 1 . 74LS194 74194双向移位寄存器是一个具有双向移位功能的寄存器,是指寄存器中所存的代码能够在移位脉冲的作用下依次实现左移或右移。只需要改变左,右的控制信号便可实现双向移位要求。根据移位寄存器存取信息的方式不同分为:串入串出,串入并出,并入串出,并入并出四种形式。74ls194芯片是双向通用移位寄存器。其逻辑符号及引脚排列如图: 其功能为,A,B,C,D为并行输入QA,QB,QC,QD为并行输出端;SR为右移串行输入端;SL为左移串行输入端;S1,S0为操作模式控制端;CLR’为直接无条件清零端;CLK为时钟脉冲输入端。74LS194有5种不同操作模式:并行送数寄存:右移(方向由QC—QA),左移(方向由QA—QC),保持及清零。如图真值表: 2 . 74LS160 同步十进制计数器74LS160兼有异步置零和预置数功能。 分频器的输入脉冲是1kHz、输出脉冲是10Hz,所以其分频数N是100,可以采用2片十进制计数器串接实现N=100的分频功能。 如图所示电路是串行进位方式的连接方法。两片74LS160的EP和ET恒为1,都工作在计数状态。第一片每计到9时端输出变为高电平,经反相器后使得第2片的CP端为低电平。下个计数输入脉冲到达后,第1片计成0状态,C端跳回低电平,经反向后使第2片的输入端产生一个正跳变,于是第2片计入1,可见,在这种接法下两片74LS160不是同步工作的。 第三章 EWB仿真图 第四章 用VHDL语言实现的流水灯 分频模块源程序: LIBRARY IEEE

文档评论(0)

wpxuang12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档