- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
优秀硕士毕业论文,完美PDF格式,可在线免费浏览全文和下载,支持复制编辑,可为大学生本专业本院系本科专科大专和研究生学士硕士相关类学生提供毕业论文范文范例指导,也可为要代写发表职称论文的提供参考!!
高性能通用处理器中浮点乘加部件的设计: 摘要
摘要
随着集成电路集成密度的持续提高和成本的不断降低,单一芯片内能够集成
更多的器件,采用更复杂的结构,完成更强大的功能。
浮点运算能力是考察一款通用处理器性能的重要指标之一。浮点乘加部件作
为一种功能强大且用途广泛的运算部件,可以显著提高处理器的浮点运算能力。
这一点已被多款商用的通用处理器所证明.因此,高性能通用处理器有必要增加
浮点乘加部件.
浮点乘加部件的优点包括:速度快,精度高,能够降低对总线带宽的需求,
减少读写寄存器堆的压力,提高指令吞吐率等。此外,浮点乘加部件能够执行单
独的乘法和加法指令,还能够在软件控制下进行除法、开根运算,实现基本函数
功能。 ·
传统的浮点乘加部件采用“乘法一加法一规格化一舍入”的结构.与此不同,
本文采用更为先进的浮点乘加部件结构,即“乘法一规格化一加法并舍入”,有
效降低了延时,性能更为突出。缺点是付出了较大的面积代价。
前导1预测(LOP)是浮点乘加部件设计的关键算法之一。浮点乘加部件需
要实现3个操作数的前导l预测电路,传统的LOP算法不能直接处理3个操作
数,通过问接方法实现又会增加关键路径延时并增大电路面积。针对这一局限,
本文提出了三个操作数的前导l预测算法,进行了理论推导和实验比较,可以
有效缩短前导l预测电路的延时并减少面积,从而缩短整个乘加部件的延时。
通过浮点乘加部件执行乘加、乘法、加法的延时都是一样的,这可能会造
成某些应用下乘加部件的性能反而不如乘法器和加法器的情况.乘法/加法旁
路技术可以改变这种情况,将浮点乘加部件执行乘法//Ja法的时问有效降低,
从而提高浮点乘加部件的总体浮点性能。
关键词:乘加部件,前导1预测,3操作数前导1预测,乘法旁路,加法旁路
双通路
高性能通用处理器中浮点乘加部件的设计; Abstract
The of Fusedin
UnitsGeneral
DesignFloating-PointMultiply—Add Purpose
Processors
Xiaolu Architecture)
Mei(Computer
DirectedProf.Zhimin
By Tang
With ofVLSI ofa is
technology,the
development densitysinglechipincreasing
andthecostof iSreduced havethe
chips continuously.So.modemprocessorsability
to moreandmore more
devices,have architecturesand
integrate complex perform
more
powerfully.
isan measurementfor
Floating—pointperformanceimportant generalpurpose
文档评论(0)