网站大量收购闲置独家精品文档,联系QQ:2885784924

计算机存储器和存储系统.docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机存储器和存储系统,stm32系统存储器,计算机的主存储器是指,计算机存储器,计算机外存储器是指,计算机外存储器,计算机的存储器是一种,计算机的内存储器是指,计算机组成原理存储器,计算机主存储器

存储器和存储系统 4.1 分层的存储器系统 一、存储器系统的分层结构 随着计算机技术的发展,计算机的体系结构已经从以运算器为中心转变为以存储器为中心。人们希望存储器的容量越大越好,存取速度越快越好,价格越低越好。然而现有的各种存储器还不能同时满足上述所有的要求。 速度 价格 CPU寄存器 最快 最贵 缓存(Cache) 较快 较贵 内存(RAM/ROM) 快 便宜 外存(硬盘/光盘等) 慢 最便宜 存储系统的分层结构: 二、内部存储器的种类 只读存储器(ROM) 随机存储器(RAM) 名称 写入方式 名称 特点 MASK ROM 生产厂家加工 SRAM(静态) 通电可保留数据 PROM 一次性编程 DRAM(动态) 需要不断进行刷新 EPROM 可擦写,可编程 EEPROM 电擦除,可编程 FLASH MEMORY(闪存) 在线可擦、可写 4.2 存储器芯片 一、基本结构 地址线:地址线决定于存储单元的数目; 数据线:数据线决定于存储数据的位数; 片选线:片选,片允许,选择。只有当全部片选线都有效时,存储器才能完成读写操作; 控制信号: ROM:只有一个读控制信号:输出允许或; RAM:一个控制信号:读写信号:; 两个控制信号:写信号:; 读信号:,读操作时有效; 两个信号同时有效,数据线处于高阻态。 二、常用的存储器芯片 ROM:2716,2K*8,EEPROM 正常状态 编程状态 Vpp +5 Vpp +25V , 片选信号 , 写信号 , 输出允许 , 输出允许 SRAM:2114,1K*4 SRAM:6264,8K*8 DRAM:TMS4464,64K*4 4.3 利用存储器芯片构造存储系统 一、主存储器的工作过程 主存与CPU的连接方式: 主存的工作过程: 读取数据时: CPU:CPU给出数据的地址(地址总线驱动主存(CPU通过信号线发出读信号; 主存:主存根据地址信息确定操作单元(主存收到读信号,将数据放到数据总线上; CPU:CPU从数据总线上读入数据。 写入数据时: CPU:CPU给出数据的地址(地址总线驱动主存(CPU将数据放到数据总线上(CPU通过信号线发出写信号; 主存:主存根据地址信息确定操作单元(主存收到写信号,从数据总线上获取数据; 在一个计算机系统中,一般来说内存的容量都比较大,需要由多个存储芯片构成一个存储系统,这就需要有一个地址译码的过程。 二、利用与非门实现地址译码 例一:CPU地址线20位,数据线8位,读信号,IO/存储器选择 EPROM:,存储地址:0FF000H~0FF7FFH。 起始地址:1111 1111 0000 0000 0000 终止地址:1111 1111 0111 1111 1111 三、利用译码器实现地址译码 138译码器 G1 C B A 1 X X X X X 1 1 1 1 1 1 1 1 X 1 X X X X 1 1 1 1 1 1 1 1 X X 0 X X X 1 1 1 1 1 1 1 1 0 0 1 0 0 0 0 1 1 1 1 1 1 1 0 0 1 0 0 1 1 0 1 1 1 1 1 1 0 0 1 0 1 0 1 1 0 1 1 1 1 1 0 0 1 0 1 1 1 1 1 0 1 1 1 1 0 0 1 1 0 0 1 1 1 1 0 1 1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 1 0 0 1 1 1 0 1 1 1 1 1 1 0 1 0 0 1 1 1 1 1 1 1 1 1 1 1 0 例二:CPU20位地址线,8位数据线,读信号为,2片的EPROM,一片开始地址为0E0000H,一片开始地址为0E8000H。 第一步:将每一片的开始地址和结束地址写为二进制。 第一片: 开始:1110 0000 0000 0000 0000 结束:1110 0001 1111 1111 1111 第二片: 开始:1110 1000 0000 0000 0000 结束:1110 1001 1111 1111 1111 第二步:确定译码方案: A12~A0:片内译码; A19~A16:译码器的片选; A15~A13:译码器输入。 第三步:画出电路逻辑图: 例三:CPU16位地址线,8位数据线,访问存储器控制信号,读写控制信号, 存储芯片:RAM ROM 地址分配:6000H~67FFH, 系统区,ROM 6800H~6BFFH, 用户区,RAM 第一步:将两个区域的开始地址和结束地址写为二进制。 ROM 开始: 0110 0000 0000 000

文档评论(0)

gooddoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档