EDA技术及其应用 教学课件 作者 潘松 第4章 应用VHDL设计数字系统.pptVIP

EDA技术及其应用 教学课件 作者 潘松 第4章 应用VHDL设计数字系统.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术及其应用 第4章 应用VHDL设计数字系统 4.1 多路选择器的VHDL描述 4.1 多路选择器的VHDL描述 4.1 多路选择器的VHDL描述 4.1 多路选择器的VHDL描述 4.1 多路选择器的VHDL描述 4.1 多路选择器的VHDL描述 4.1 多路选择器的VHDL描述 4.1 多路选择器的VHDL描述 4.1 多路选择器的VHDL描述 4.1 多路选择器的VHDL描述 4.1 多路选择器的VHDL描述 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.2 寄存器描述的VHDL程序 4.3 1位全加器的VHDL描述 4.3 1位全加器的VHDL描述 4.3 1位全加器的VHDL描述 4.3 1位全加器的VHDL描述 4.3 1位全加器的VHDL描述 4.3 1位全加器的VHDL描述 4.3 1位全加器的VHDL描述 4.3 1位全加器的VHDL描述 4.3 1位全加器的VHDL描述 4.3 1位全加器的VHDL描述 4.4 计数器设计 4.4 计数器设计 4.4 计数器设计 4.4 计数器设计 4.4 计数器设计 4.5 一般加法计数器设计 4.5 一般加法计数器设计 4.5 一般加法计数器设计 4.5 一般加法计数器设计 4.5 一般加法计数器设计 4.5 一般加法计数器设计 4.6 基于QuartusII的VHDL文本输入设计 4.6 基于QuartusII的VHDL文本输入设计 4.6 基于QuartusII的VHDL文本输入设计 4.6 基于QuartusII的VHDL文本输入设计 4.6 基于QuartusII的VHDL文本输入设计 4.6 基于QuartusII的VHDL文本输入设计 4.6 基于QuartusII的VHDL文本输入设计 4.6 基于QuartusII的VHDL文本输入设计 4.6 基于QuartusII的VHDL文本输入设计 习 题 习 题 习 题 习 题 习 题 习 题 实验与实践 实验与实践 实验与实践 实验与实践 实验与实践 实验与实践 实验与实践 实验与实践 实验与实践 实验与实践 实验与实践 4-4. 图4-28是一个含有上升沿触发的D触发器的时序电路,试写出此电路的VHDL设计文件。 图4-28 时序电路图 4-5. 给出1位全减器的VHDL描述。要求: (1) 首先设计1位半减器,然后用例化语句将它们连接起来,图4-29中h_suber是半减器,diff是输出差,s_out是借位输出,sub_in是借位输入。 (2) 以1位全减器为基本硬件,构成串行借位的8位减法器,要求用例化语句来完成此项设计(减法运算是 x – y - sun_in = diffr)。 图4-29 1位全减器 4-6. 根据图4-30,写出顶层文件MX3256.VHD的VHDL设计文件。 图4-30 题4-6电路图 4-7. 设计含有异步清零和计数使能的16位二进制加减可控计数器。 4-1. 基于VHDL的组合电路的设计 ... COMPONENT MUX21A PORT ( a,b,s : IN STD_LOGIC; y : OUT STD_LOGIC); END COMPONENT ; ... u1 : MUX21A PORT MAP(a=a2,b=a3,s=s0,y=tmp); u2 : MUX21A PORT MAP(a=a1,b=tmp,s=s1,y=outy); END ARCHITECTURE BHV ; 4-2. 时序电路的设计 4-3. 含异步清0和同步时钟使能的加法计数器的设计 4-4. 数控分频器的设计 图4-31 当给出不同输入值D时,FOUT输出不同频率(CLK周期=50ns)

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档