- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实 验 报 告
课程名称: 第 次实验
实验名称:
实验时间: 年 月 日
实验地点: 组号
:
姓名:
指导教师: 评定成绩:
实验 移位寄存器应用
一、实验目的:
1.了解寄存器的基本结构。
2.掌握74LS194移位寄存器的逻辑功能。
3.学习中规模移位寄存器的应用。
二、实验仪器:
序号 仪器或器件名称 型号或规格 数量 1 逻辑实验箱 1 2 万用表 1 3 双踪示波器 1 4 74LS194 1 5 74LS112 1 6 74LS04 1 7 74LS00 1 8 74LS86 1 9 74LS10 1 三、实验原理:
数据的存储和移动是数字信号的一种常见运作,能实现这种动作的是数据寄存器和移位寄存器,它们同计数器一样也是数字电路中不可缺少的基本逻辑器件。数据寄存器有两类结构,一类是由多个钟控D锁存器组成的,另一类是由多个钟控D触发器组成的。数据寄存器的数据的输入和输出都是并行的。移位寄存器的结构也是由多个触发器级联的,其数据不仅可以存储,还可以左移或右移。移位寄存器的数据的输入和输出都有串行和并行之分,数据的动作受公共时钟信号的控制,也就是同步工作的。
4位双向移位寄存器74LS194A为TTL双极型数字集成逻辑电路,外形为双列直插,它具有清除、左移、右移、并行送数和保持等多种功能,是一种功能比较全的中规模移位寄存器,图-1是引脚排列图,逻辑符号如图-2所示,74LS194A的功能表见表-1。
表-1 74LS194A 4位双向移位寄存器功能表
功能 M1 M0 CP RD DR d1 d2 d3 d4 DL Q1n+1 Q2n+1 Q3n+1 Q4n+1 清零 ― ― ― 0 ― ― ― ― ― ― 0 0 0 0 预置 1 1 ↑ 1 ― d1 d2 d3 d4 ― d1 d2 d3 d4 右移 0 1 ↑ 1 dR ― ― ― ― ― dR d1 d2 d3 左移 1 0 ↑ 1 ― ― ― ― ― dL d2 d3 d4 dL 保持 0 0 ― 1 ― ― ― ― ― ― Q1n Q2n Q3n Q4n
移位寄存器的最直接应用是数据的串/并转换,图-3和图-4就是简单的实例。在图-3中M1M0=01,表示数据可以右移,首先清零端输入一个负脉冲,使Q1Q2Q3Q4=0,在单脉冲CP的作用下,右移输入端DR依次串入数据,4个CP后就可在4个输出端Q1Q2Q3Q4得到并行数据。在图-4中首先M1M0=11,在单脉冲CP的作用下,4位数据并行输入到移存器,然后使M1M0=10,表示数据可以左移,左移输入端DL=1时,在单脉冲CP的作用下,数据依次从Q1端输出,空缺位被1(DL)填补。4个CP后,原4位并入的数据全被移出,这时候Q1Q2Q3Q4=1111。
如果把移位寄存器的输出以一定方式馈送到串行输入端,则可以得到电路连接简单、编码别具特色、用途极为广泛的移位寄存器型计数器。利用74LS194,把Q4接到DR端,即可得到模为4的环形计数器(不能自启动),见图-5;把Q4通过一个非门接到DR端,即可得到模为8的扭环计数器(不能自启动),见图-6。Q输出通过不同的组合电路接到DR端还可得到不同模值的移位计数器或伪随机序列发生器。
四、实验内容:
1.数据的存储和移动
(1)用一片74LS194及适当门电路实现四位串/并转换,记录结果。
步骤:器件初态清零,先使Q1Q2Q3Q4=0,输出Q1Q2Q3Q4接指示灯,用单脉冲作CP,用一个开关依次串入数据至DR,一个数据一个CP。令DR=1010 1110 00,记录结果:(10个CP)
CP Q1 Q2 Q3 Q4 0 1 0 1 0 0 2 1 0 1 0 3 0 1 0 1 4 1 0 1 0 5 1 1 0 1 6 1 1 1 0 7 0 1 1 1 8 0 0 1 1 9 0 0 0 1 10 (2)用一片74LS194及适当门电路实现四位并/串转换,记录结果。
步骤:器件DL=1,Q1接指示灯,先并行输入数据d1d2d3d4,然
您可能关注的文档
最近下载
- 2014年9月23日-24日辽宁沈阳要点.PDF VIP
- 中国心脏康复与二级预防指南2018精要.pdf VIP
- 青岛版小学数学三年级上册《平移和旋》教学设计6.doc VIP
- 硫磺制酸转化工段工艺的设计说明.doc VIP
- 无脚手架电梯安装施工详细方案.docx VIP
- DP-30电梯主板使用说明.pdf VIP
- 2025年地磅员面试题库及答案.doc VIP
- 第十一章 主观的诗与客观的诗——中西文学比较.ppt VIP
- 2025年新教材统编版秋季三年级道德与法治上册第三单元《在集体中长大》大单元整体教学设计(2022新课标).docx
- 兄弟 HL-1118 HL-1208 HL-1218W 黑白激光打印机中文维修手册.pdf VIP
文档评论(0)