基于粗粒度可重构阵列结构的多标准离散余弦变换设计.pdfVIP

基于粗粒度可重构阵列结构的多标准离散余弦变换设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于粗粒度可重构阵列结构的多标准离散余弦变换设计.pdf

第37卷第 1期 电 子 与 信 息 学 报 V01.37No.1 2015年 1月 JournalofElectronics InformationTechnology Jan.2015 基于粗粒度可重构阵列结构的多标准离散余弦变换设计 陈 锐①② 杨海钢① 王 飞① 贾 瑞①② 喻 伟①② 伸 国科学院电子学研究所 北京 100190) (中国科学院大学 北京 100190) 摘 要:在视频信号的编解码流程中,离散余弦变换(DCT)是一个至关重要的环节,其决定了视频压缩的质量和效 率。针对8x8尺寸的2维离散余弦变换,该文提出一种基于粗粒度可重构阵列结构(Coarse-GrainedReconfigurable Array,CGRA)的硬件 电路结构。利用粗粒度可重构阵列的可重配置的特性,实现在单一平台支持多个视频压缩编 码标准的8X82维离散余弦变换。实验结果显示,这种结构每个时钟周期可以并行处理8个像素,吞吐率最高可 达 1.157x10像素/s。与已有结构相比,设计效率和功耗效率最高可分别提升4.33倍和 12.3倍,并能够以最高3O 帧/s的帧率解码尺寸为4096x2048,格式为4:2:0的视频序列。 关键词:粗粒度可重构阵列;视频压缩;离散余弦变换;功耗效率 中图分类号:TN402 文献标识码:A 文章编号:1009.5896(2015)01—0206—08 DOI:10.11999/JEIT140104 DesignofMulti—standardDiscreteCosineTransform BasedonCora se—grainedReconfigurableArray ChenRui①② YangHai—gang① W angFei① JiaRui①② YuW ei①② ①(SnstituteofElectronics , ChineseAcademy。 cieces,Be n夕100190,hCinn) ②(UniersityofChineseAcademyofSciences,Beijing100190 , hCinⅡ) Abstract:DiscreteCosineTransform (DCT)playsanimportantroleinthecodecprocessofvideosignals,andhas asignificantinfluenceonthecompressionefficiencyandquality.InthispaperjaCoarse—GrainedReconfigurable Array(CGRA)basedhardwarearchitectureisproposedfor8-point2DDCT.Throughthereconfigurati0n0f coarse—grainedreconfigurablearray.theproposedarchitectureiscapableofsupporting8×82D discretecosine transform ofthemultiplevideocompressioncodingstandardsinasingleplatform .Theexperimentalresultsshow thattheproposed architectureisabletoparallelprocess8pixelsinacycle,and thethroughputachievesup to 1.157x10 p

文档评论(0)

天狗行空 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档