基于FPGA的数字积分器设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
信 息 技 术 SCIENCE&TECHN0L0OY. 皿圃 基于FPGA的数字积分器设计 曾涛 (燕山大学图书馆 秦皇岛 066004) 摘 要:在通信系统和传感器系统的设计中,数字积分器是重要环节。本文提出基于FPGA来实现数字积分器的方法,其受环境干扰小, 可靠性和可重复性高,设计灵活,方法简单易行。 关键词:数字积分嚣 FPGA 采样频率 中图分类号:TN722 文献标识码:A 文章编号:1672--379d2oo8)10(b)一O017-01 1积分算法选择 其中,为模拟频率; 为采样频率;Ⅳ为 讲 ,采用积分器亦可 以消除噪声的影响 。 积分算法的选择应该遵循以下原则 : 单位周期 内采样点数 。这样就可以计算某种 由式(11)得到的网络结构如图 1所示。 低的采样频率要求和简单的结构。一般来 算法在某种精度要求下所必需的最小Ⅳ。 说,用数字方式实现的积分器进行运算 的 结合前面的分析可知 ,相 同的精度要 样点越 多,积分效果越好 ,误差越 小,但运 求下 ,矩形公式为满足相角误差要求 ,一般 算时间越长 。在实用中要综合考虑速度和 所需的采样点数Ⅳ较大 ,这就导致了采样 图1 积分器的网络结构 精度等因素 ,选择合适的样点数 【1I。 率一定 的情况下 ,满足近似积分关系的带 Fig.1Th e network structure ofintegratro 复化的矩形公式、梯形公式和Simpson 宽变窄;梯形公式所需的N适中;simPSOn 用VHDL语言对梯形积分器进行描述 , 公式都是常用的数字积分算法 。它们的 z 公式所需的 .Ⅳ最少。 其中防止进行加法运算时出现溢 出,将输 传递函数HR、HT和HS分别为 】: 从结构复杂程度分析 ,矩形公式 的结 入信号进行一位符号扩展 ,积分输出结果 J 构最简单,梯形公式次之,SimpSOn公式的 由积分结果的高 l6位得到,即对积分结果 ⅣR(:)=二一l f11 结构最复杂 。 右移一位,相当于对结果进行 了除2运算。 综合 比较各项指标 ,选择梯形公式做 值得注意的是 ,这里利用了VHDL语言中 H7(=): ± f,1 为数字积分的算法 。 =~ll … 进程并行执行的特性样l4】,将x[nlSNy[n】经 一 1 个时钟周期延时分别得到了Xn【—l】和y (=):坐 ㈥ 2积分器的数字化 n【—l】,完成了式(11)的运算。 3(- 一l1 一 满足梯形公式的离散

文档评论(0)

jingpinwedang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档