- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子设计自动化(EDA)课程教学大纲
一、课程英文名称:Electronic Design Automation(Verilog HDL)
二、学时/学分:32学时(含20学时实验)/2学分
三、适用专业(层次):
电子信息工程(本科)、通信工程(本科)、测控技术(本科)、自动化(本科)等
四、课程简介:
介绍用计算机进行电子系统开发的基本过程,掌握常用EDA软件的使用方法,重点使学生了解可编程芯片的基本工作原理,掌握用Verilog HDL(或VHDL)设计数字电路的基本方法,学会用EDA工具软件及对HDL程序进行仿真分析与综合。
五、课程内容:
第一章 EDA技术概述
第一节 数字系统的设计
第二节 EDA技术及其应用
第三节 数字系统的实现方式与设计方法
要求:了解有关数字系统的基本概念、设计思想,EDA技术、IP复用技术的发展和应用以及数字系统设计的方式和方法;理解当前数字系统设计领域新的设计理念和设计技术;重点掌握与EDA技术相关的概念。
学时分配:2 学时
第二章 ASIC与PLD
第一节 PLD的分类
第二节 PLD的基本结构
第三节 CPLD的结构与特点
第四节 FPGA的结构与特点
第五节 在系统编程与边界扫描测试技术
第六节 PLD产品介绍与发展趋势
要求:了解常用PLD器件的发展演变、分类、结构以及工作原理;理解在系统编程技术和边界扫描测试技术;重点掌握具有代表性PLD器件的结构和性能。
学时分配:2 学时
第三章 常用的EDA设计软件
第一节 数字系统设计的流程
第二节 常用的EDA工具软件
第三节 Max+Plus II使用指南
要求:了解数字系统设计的流程以及一些流行的EDA设计软件;理解EDA技术在电路设计中的具体应用;重点掌握 Max+Plus II软件使用,包括Max+Plus II的安装、Max+Plus II的设计过程、逻辑设计的输入方法、设计项目的编译、设计项目的模拟仿真、定时分析、器件编程。
学时分配:2 学时
第四章 Verilog HDL
第一节 引言
第二节 Verilog HDL基本结构
第三节 数据类型及常量、变量
第四节 运算符及表达式
第五节 语句
第六节 赋值语句
第七节 条件语句
第八节 循环语句
第九节 结构说明语句
第十节 编译预处理语句
第十一节 语句的顺序执行与并行执行
第十二节 不同抽象级别的Verilog HDL模型
要求:了解硬件描述语言的特点;理解Verilog HDL的基本语法现象;重点掌握 用Verilog HDL描述电路的方法,包括Verilog HDL程序的基本结构,数据类型及常量、变量,运算符及表达式,基本语句,不同抽象级别的Verilog HDL模型、Verilog HDL的描述风格、仿真与综合等。
学时分配:4 学时
第五章 用Verilog HDL设计数字电路
第一节 常用组合电路模块的设计
第二节 常用时序电路模块的设计
第三节 多层次结构电路的设计
第四节 数字跑表
第五节 8位数字频率计
第六节 有限状态机(FSM)设计举例
第七节 交通灯控制器
第八节 乐曲演奏电路
第九节 自动售饮料机的设计
第十节 多功能数字钟
第十一节 提高数字系统性能的方法
第十二节 快速乘法器的设计
要求:了解常用数字模块的设计思路;理解用Verilog HDL进行数字系统设计的完整过程;重点掌握用Verilog HDL设计几种典型数字电路的实现方法。包括常用组合逻辑电路、时序逻辑电路的设计、基于状态机的设计、快速乘法器的设计以及一些实用电路的设计等。
学时分配:2 学时
实验部分:
实验1、Max+Plus II软件的使用
实验2、常用电路模块的设计
实验3、多层次结构电路的设计
实验4、基于状态机的设计
实验5、交通灯控制器的设计
实验6、乐曲演奏电路的设计
要求:通过实验,掌握使用硬件描述语言Verilog HDL进行自上而下的数字系统设计方法,学会用计算机作为电子设计的基本工具。
学时分配:20 学时
教 学 时 间 分 配 表
章 节 内 容 学 时 备 注 第一章 EDA技术概述 2学时 第二章 ASIC与PLD 2学时 第三章 常用的EDA设计软件 2学时 第四章 Verilog HDL 4学时 第五章 用Verilog HDL设计数字电路 2学时 实验部分 20学时 总学时 教学12 学时 辅导 学时 机动 学时 共32学时 六、教材及参考书目:
1、《数字系统设计与Verilog HDL》,王金明等编,电子工业出版社
2、《VHDL实用教程》,潘松等编
文档评论(0)