基于FPGA的MDIO接口逻辑设计.pdfVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的MDIO接口逻辑设计.pdf

您的论文得到两院院士关注 PLD CPLD FPGA 应用 文章编号:1008-0570(2009)05-2-0171-02 基于FPGA 的MDIO 接口逻辑设计 Design of MDIO Interface Logic Circuit based on FPGA (上海大学) 洪 亮 章嘉文 陆亨立 HONG Liang ZHANG Jia-wen LU Heng-li 摘要 本文介绍了一种基于 的用自定义串口命令的方式实现 接口逻辑设计的方法 并对系统结构进行了模块化 : FPGA MDIO , 分解以适应自顶向下的设计方法 所有功能的实现全部采用 进行描述 并在 环境下进行了仿真 结果表明了 。 VHDL , Modelsim , 该设计的正确性和可靠性。 关键词: MDIO 接口; UART; MAC 中图分类号: TP368 文献标识码: A Abstract: This paper introduces a method of realizing MDIO interface based on FPGA with self-defined command. the system struc- ture is divided into modularization to fit the design method of Top-Down. Machine).All functions are described by VHDL.We stimu- late the functions under Modelsim environment,the result proves the validity and reliability of the design. Key words: MDIO Interface; UART; MAC 技 1 引言 BCM_WR 完成MDIO 接口的协议,实现PHY 寄存器设置。 术 媒体访问控制层( )作为以太网接口芯片的一个主要 MAC 创 部分,主要完成以太帧的检错和提供可靠的数据通路功能,以 太网的物理层( )负责建立传输介质(光纤或铜线)和 PHY MAC 新 层的连接,将数据进行光或电信号的转换。 需要配置 MAC PHY 的寄存器信息,以设定PHY 的工作速率、接口传输介质选择以 及光纤或铜线的工作模式选择, 接口就是用来传输 MDIO MAC 对PHY 器件控制管理信息的模块。它只有两根信号线:管理数 据时钟( : )和管理数据信号线 MDC Management Data Clock 图1 FPGA 系统框图

文档评论(0)

docinppt + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档