- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的SDRAM乒乓读写操作设计.pdf
第38 卷第2 期 长春理工大学学报 (自然科学版) Vol.38 No.2
2015 年4 月 Journal of Changchun University of Science and Technology (Natural Science Edition ) Apr.2015
基于FPGA的SDRAM乒乓读写操作设计
杨会建,田成军,杨志娟,廖醒宇,杨阳
(长春理工大学 电子信息工程学院,长春 130022)
摘 要:针对视频图像采集系统中需要实时显示的数据存储效率问题,提出了一种基于FPGA的SDRAM乒乓读写操作设
计。在研究SDRAM的基本原理和影响性能的主要参数的基础上,利用Verilog语言实现了SDRAM的初始化及自刷新。对
SDRAM数据存储设计了一种乒乓读写操作控制方案,支持Bank切换存储,充分利用读写时差,提高了数据吞吐量。且对
该控制方案中的多时钟域下的数据流交换设计了FIFO控制方案。用Modelsim仿真工具对Bank切换、SDRAM初始化、自
刷新及乒乓读写进行了时序仿真。仿真波形表明该设计方案能很好的实现Bank切换及SDRAM的乒乓读写操作。
关键词:SDRAM;乒乓操作;FPGA;多时钟域;时序仿真
中图分类号: TP343 文献标识码:A 文章编号:1672-9870(2015)02-0067-05
DesignoftheSDRAMPing-pongRead-write
OperationsBaseontheFPGA
YANGHuijian,TIANChengjun,YANGZhijuan,LIAOXingyu,YANGYang
(SchoolofElectronicInformationEngineering,ChangchunUniversityofScienceandTechnology,Changchun130022)
Abstract:For the problem of data storage efficiency in the video image acquisition system for real-time display,a de-
sign of the SDRAM ping-pong read-write operations based on FPGA is put forward in this paper. On the research
basis of the principle of SDRAM and performance of the main parameters,the initialization of SDRAM and self-re-
freshing are realized with Verilog language. A ping-pong operation control scheme is designed for the SDRAM data
storage,supporting Bank switching storage. Time difference of reading and writing is made full use and the data
throughput is thus enhanced. Aiming at the data flow exchange under multiple clock domains in the control scheme,a
FIFO control scheme is designed. Timing sequence simulation of Bank switching,SDRAM initialization,self-refreshing
and ping-pong read-write operation is fulfilled with the simulation tool Modelsim. Simulation waveform shows the de-
signcanrealize Bank switching and the ping-pong read-writeoperations o
文档评论(0)