- 1、本文档共23页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电课设.doc
课程设计任务书
学院 信息科学与技术 专业 自动化 学生姓名 端木宁州 学号 0903010609 设计题目 数字电子设计题目:三位同步二进制减法计数器,串行序列信号检测电路设计
模拟电子设计题目:恒流源式差分放大电路 内容及要求:
数字电子部分
1 )..采用multisim 仿真软件建立电路模型;
2 ) . 对电路进行理论分析、计算;
模拟电子部分
采用multisim 仿真软件建立电路模型;
对电路进行理论分析、计算;
⑶.在multisim环境下分析仿真结果,给出仿真波形图。
进度安排:
第一周:数字电子设计
第1天:
布置课程设计题目及任务。
查找文献、资料,确立设计方案。
第2~3天:
1. 安装multisim软件,熟悉multisim软件仿真环境。
2. 在multisim环境下建立电路模型,学会建立元件库。
第4天:
1. 对设计电路进行理论分析、计算。
2. 在multisim环境下仿真电路功能,修改相应参数,分析结果的变化情况。
第5天:
1. 课程设计结果验收。
2. 针对课程设计题目进行答辩。
3. 完成课程设计报告。
第二周:模拟电子设计
第1天:
布置课程设计题目及任务。
查找文献、资料,确立设计方案。
第2~3天:
1. 安装multisim软件,熟悉multisim软件仿真环境。
2. 在multisim环境下建立电路模型,学会建立元件库。
第4天:
1. 对设计电路进行理论分析、计算。
2. 在multisim环境下仿真电路功能,修改相应参数,分析结果的变化情况。
第5天:
1. 课程设计结果验收。
2. 针对课程设计题目进行答辩。
3. 完成课程设计报告。
指导教师(签字):
年 月 日 分院院长(签字):
年 月 日
目录
1 数字电子设计部分 1
1.1课程设计目的 1
1.2 课程设计的任务 1
1.3二进制同步二进制减法(无效状态 000 010) 2
1.4串行序列信号检测电路设计(1001) 2
1.5设计体会 4
1.6 参考文献 4
2 模拟电子设计部分 5
2.1 课程A设计的目的与作用 5
2.1.1课程设计 6
2.2 设计任务、及所用multisim软件环境介绍 7
2.2.1课程设计的任务与要求 7
2.2.2 Multisim软件环境介绍 7
2.3 电路模型的建立 13
2.4 理论分析及计算 15
2.5 设计总结和体会 19
2.6 参考文献 19
1 数字电子设计部分
1.1课程设计目的
课程设计师某门课程的总结性教学环节,会死培养学生综合运用本门课程及有关选修课的基本知识去解决某一实际问题的训练,加深课程知识的理解。在真个教计划中,它起着培养学生独立工作能力的重要作用。
通过本课程设计,主要训练和培养学会的以下能力:
1. 查阅资料:搜集与本设计有关部门的资料(包括从发表的文献中和从生产现场中搜集)的能力;
2. 方案的选择:既考虑技术上的先进性与可行性,又考虑经济上的合理性,并注意提高分析和解决实际问题的能力;
3. 迅速准确的进行工程计算的能力,计算应用能力;
4. 用简洁的文字,清晰的图表来表述自己设计思想的能力;
5. 学会使用数字电子实验平台;
6. 熟悉各个芯片和电路的接法;
7. 熟练掌握设计触发器的算法;
8. 懂得基本数字电子电路的功能,会分析,会设计;
1.2 课程设计的任务
题目描述:
本次课程设计一个三位同步二进制减法计数器,串行序列序列检测器,从而实现减法器进行运算。
要求:
(1)利用基本逻辑门电路和编码器,译码器及计数器完成电路
(2)用LED管显示
1.3 二进制同步二进制减法(无效状态 000 010)
所给无效状态为000、010,对其余有效状态进行逻辑抽象可以得到减法器设计电路的原始状态图如图1.3.6所示:
选择的触发器名称:
选用三个CP下降沿触发的边沿JK触发器
111 0/ 110 0/ 101 0/ 100 0/ 011 0/ 001
1/
图1.3.6 减法器的状态图
Q1nQ0n
Q2n 00 01 11 10
xxx 111 001 xxx 011 100 110 101 0
1
图1.3.7电路次态的卡诺图
Q1nQ0n
您可能关注的文档
最近下载
- SITRAK-尊享版国Ⅵ柴油车型电气原理图(NanoBCU)(2020-01版).pdf VIP
- SITRAK-C7H车型电气原理图.pdf VIP
- 2024《小红书运动户外行业白皮书》.docx
- 2025年新高考全国Ⅱ卷英语真题(解析卷) .pdf VIP
- 楞次定律.ppt VIP
- 办公室常见技术之久坐族健康护理课件.pptx VIP
- 《初中英语课堂中生成式AI辅助下的口语表达提升研究》教学研究课题报告.docx
- 2025年河北单招考试语言表达得体-2025年河北省高职单招语文招生考试备考复习(中职普高通用)(解析版).docx VIP
- 2023《青藏高原生态保护法》重点内容学习PPT防控生态风险保障生态安全PPT课件(带内容).pptx
- 热工保护和顺序控制的基础知识.pptx VIP
文档评论(0)