- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理实验指导书2011版.doc
计算机组成原理
实验指导书
谷赫 邹凤华 李念峰 编写
长春大学 计算机科学技术学院
2011年2月
前 言
《计算机组成原理》课程是计算机专业的基础课程,作为计算机重点主干课具有很强的实践性,在本课程教学中,不仅要进行课堂教学,使学生掌握计算机硬件系统中各大部件的逻辑功能逻辑组成和各大部件组成硬件系统的基本概念基本原理和基本方法,还必须进行实验课教学。通过实验课可加深对计算机各功能部件的理解掌握数据信息和控制信息的流动和实现过程培养学生的设计调试和开发计算机的能力。
第1章 实验要求 1
第2章 计算机组成原理实验箱简介 2
2.1 GW48-CP+ 新现代计算机组成原理实验开发系统 2
2.2 GW48-CP+实验箱系统配置 2
2.3 GW48-CP+实验系统工作模式 4
第三章 实验内容 10
实验一 QuartusII与硬件描述语言应用 10
实验二 运算器组成实验 13
实验三 存储器实验 16
实验四 时序电路产生器实验 19
实验五 程序计数器PC与地址寄存器AR实验 21
参考文献 24
第1章 实验要求
1、实验前认真复习教材中所学知识,预习实验指导书中的有关内容。
2、熟悉实验箱中有关部件的功能,理解每个信号的含义。
3、熟悉虚拟运行环境及VHDL硬件描述语言。
4、按照实验要求正确完成实验内容。
5、实验完成后认真填写实验数据报告。
6、实验完成后认真收好实验器材,不遗失、不故意损坏设备。
第2章 计算机组成原理实验箱简介
2.1 GW48-CP+ 新现代计算机组成原理实验开发系统
本实验设备采用杭州康芯电子有限公司研制开发的GW48-CP+ 新现代计算机组成原理实验系统,该现代计算机组成原理/设计实验开发系统参考了国外著名大学计算机组成与设计实验系统的功能与结构,代表了全新的符合国外知名高校同类学科的计算机组成原理实验理念,为实验者提供了先进的学习平台,克服了传统实验中单纯基于原理验证模式的,与实际工程技术脱钩,学用脱节,甚至误导的缺陷;让学生有机会接触到最新的计算机组成与设计方面的知识,使理论学习与工程设计相结合,知识传授与自主创新能力培养相结合,同时也与国际上大多数高校的计算机组成原理课实验内容与方法接轨。
2.2 GW48-CP+实验箱系统配置
现代计算机组成原理将指令寄存器、程序计数器、地址寄存器、暂存寄存器、运算寄存器、缓冲寄存器、存储器、微地址寄存器、输入缓冲寄存器的数据实时数码管显示出来各类操作指示数据动态流向显示观明了。该实验仪采用模块化设计,单元电路分开,模块间连接连接相,不必连线,从而大大提高了实验的成功率。
图2.1 GW48-CP+ 新现代计算机组成原理实验开发系统结构示意图
◇ GWA1C6A适配板资源:Cyclone FPGA 1C6Q240,32万门、8MB、FLASH、1MB的SRAM、用于FPGA掉电保护配置器件EPCS Flash,10万次重复编程次数,且可兼作软核嵌入式系统数据存储器、EPM3032A CPLD;
◇ 接口资源1:JTAG调试口、AS模式下载口、USB接口、PS/2键盘接口、PS/2鼠标接口;全彩色VGA控制模块与接口、8色VGA接口(含多则清华大学计算机专业学生在此系统上的自主设计实验演示项目);
◇ 接口资源2:以太网口、RS232串口2个、SD卡接口、20MHz时钟源(可倍频到300MHz)、语音采样口;
◇ 接口资源3:24位Audio CODEC立体声输出口、MIC模拟输入口、高速时钟口、IO扩展口、超高速DAC及ADC板接口;蜂鸣器;
◇ Multi-task Reconfiguration智能电路结构;该电路结构能仅通过一个键,完成纯电子切换(有的产品只能通过许多机械开关手动切换)的方式选择十余种不同的实验系统硬件电路连接结构,大大提高了实验系统的连线灵活性,但又不影响系统的工作速度(手工插线方式虽然灵活,但会影响系统速度和电磁兼容性能,不适合高速FPGA/SOPC等计算机系统设计实验)。
◇ 显示资源:显示器为7寸800X480数字TFT彩色液晶屏,4行X20字字符型液晶屏、8发光管、扫描式智能译码数码显示电路模块,直通非译码、BCD译码、16进制译码显示模块、完成图象或文字显示的VGA接口;
◇ 电源资源:标准+/-12V、5V、3.3V、2.5V,1.5V混合电压功率输出电路模块、过载保护开关电源;
◇ 时钟资源:含4组20MHz至1Hz标准频率宽频标准信号源;
◇ 下载模块:USB-Blaster JTAG编程下载器、单片机编程口ByteBlasterII;
◇ 控制资源:10键可输入最高达32位二进制数、12个可重配置实验电平开关;3个其他用途键;4*4矩阵键盘;
您可能关注的文档
最近下载
- 亚龙YL-235A光机电一体化实训.pptx VIP
- 城投行业数字化解决方案.pdf
- T∕CAPC 011-2024 零售药店经营自体嵌合抗原受体T细胞(CAR-T)治疗药品服务规范.pdf VIP
- (NEW)厦门大学金融系《435保险专业基础》[专业硕士]历年考研真题汇编(含部分答案).pdf VIP
- 2025年弘扬伟大抗战精神主题党课PPT课件.pptx VIP
- 《从你的全世界路过》(16页PPT).pptx VIP
- 医院后勤节能课件.pptx VIP
- 注册安全工程师考试金属非金属矿山安全生产专业实务(中级)强化训练题库详解.docx VIP
- 2015年全国统一高考数学试卷(理科)(新课标ⅰ)(含解析版).pdf VIP
- 高考数学解答题常考公式及答题模板.pdf VIP
原创力文档


文档评论(0)