74138的工作原理如下图所示.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
74138的工作原理如下图所示.doc

74138的工作原理如下图所示: 从上图可看出,74138有三个输入端:A0、A1、A2和八个输出端Q0~Q7。当输入端A0、A1、A2的编码为000时,译码器输出为Q0=0,而Q1~Q7=1。即Q0对应于A0、A1、A2为000状态,低电平有效。A0、A1、A2的另外7种组合见后面的真值表。 图中S1、S2、S3为使能控制端,起到控制译码器是否能进行译码的作用。只有S1为高电平,S2、S3均为低电平时,才能进行译码,否则不论输入羰输入为何值,每个输出端均为1。 下图是输入端A0、A1、A2为000,控制端S1=1、S1=0、S2=0的电平示意图(红色数字为端口电平),大家可按下图进行分析,也可以分析输出端另外七种组合时的输出情况。 74138 三线-八线译码器真值表: 1. 定义:具有译码功能的逻辑电路称为译码器。译码即编码的逆过程,将具有特定意义的二进制码进行辨别,并转换成控制信号。 2. 分类: 3. 功能: 二进制译码器一般原理图 一个n→2n译码器结构如上图,n个输入端,2n个输出端。它是一个多输出逻辑组合电路,对每种可能的输入条件,有且仅有一个输出信号为逻辑“1”,所以我们可以把它当作最小项产生器,一个输出就相应于提取一个最小项。 4. 译码器电路结构: 首先我们先来分析两输入译码器结构,由于2输入变量A、B共有4种不同状态的组合,因而可以译出4个输出信号 ,所以简称为2/4线译码器。 2线-4线译码器逻辑图 由图可以写出输出端逻辑表达式:        根据 输出逻辑表达式可以列出功能表。由表可知, 时无论A、B为何种状态,输出全为1,译码器处于非工作状态。而当 时,对应于AB的某种状态组合,其中只有一个输出量为0,其余各输出量均为1。例如:AB=0时,输出Y0=0,Y1~Y3=1,由此可见,译码器是通过输出端的逻辑电平来识别不同的代码。在我们讲述的这种结构中,输出0表示有效电平,所以就叫做低电平有效。 2线-4线译码器功能表 输入 输出 EI A B Y0 Y1 Y2 Y3 1 x X 1 1 1 ? 0 0 0 0 1 1 1 0 0 1 1 0 1 1 0 1 0 1 1 0 1 0 1 ? 1 1 1 0 二、 集成电路译码器 1.???? 74138集成译码器 下图为常用的集成译码器74LS138的逻辑图和引脚图。由图可知该译码器有3个输入A、 B、C,它们共有8种状态的组合,既可译出8个输出信号Y0~Y7,故该译码器称为3线-8线译码器。该译码器还设置了G1,G2A,G2B三个使能输入端。 ??? 74LS138集成译码器逻辑图和引脚图 74LS138集成译码器的功能表 输入 输出 G1 G2A G2B C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 x 1 x x x x 1 1 1 1 1 1 1 1 x x 1 x x x 1 1 1 1 1 1 1 1 0 x x x x x 1 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 0 0 1 1 1 1 0 1 1 1 1 0 0 1 0 1 1 1 1 1 1 0 1 1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 1 0 0 1 1 1 1 1 1 1 1 1 1 0 译码器扩展 试将双2-4线译码器扩展为一个3-8线译码器,以此来说明译码器如何利用使能端扩展。 双2-4线译码扩展为3-8线译码器 5. 译码器应用 ①???? 地址译码:应该说在组合数字电路中译码器应用非常广泛,而计算机内存和输入/输出系统中作为地址译码器可能是它最重要的功能之一。在这种应用中,每个2n期间(内存单元或输入/输出端口)被分配一个唯一的n位二进制数或者叫地址,用以区分其他器件。 ②???? 最小项产生器 ③???? 二——十进制译码 ④???? 实现任意组合函数 原理:从译码器的输出信号可以看出它适合于利用与非逻辑进一步处理, 若?????????????????? 通过摩根定律,则???? 此时就可以用一个K输入与非门和与一个低电平有效输出的译码器完成上述功能。 例1:用一个3/8线译码器产生函数: 解:分析? 对于一个3/8线译码器,首先要把使能端处理好,把X、Y、Z三个逻辑变量与输入对应,在 把有效输出选好,送入与非门输入端 由于n位二进制译码器的输出给出了n变量的全部最小项,利用附加的门电路将这些最小项适当的组合起来,便可产生任何形式的输入变量数不大于n的组

文档评论(0)

docindpp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档