- 1、本文档共190页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 可编程逻辑器件
在系统可编程技术ISP (In System Programmability) GAL是一种可电擦写、可重复编程、可设置加密位的PLD器件 与PAL器件相比,GAL增加了一个可编程的输出逻辑宏单元OLMC(Output Logic Macro Cell)。 由于在实际应用中,GAL器件几乎能够完全仿真PAL器件,所以PAL器件已经很少被使用。 GAL最早出自Lattice公司。 PLD计算机辅助设计 1. MAX+PLUS II MAX+PLUS II软件是Altera公司开发的可编程逻辑器件开发软件,提供了包括编辑、编译、调试、模拟、下载等多种功能的集成的开发环境。 · 模拟:利用模拟运行功能,检查设计 的正确性、合理性 · 下载:将设计下载到目标板上的该器 件中 PLD计算机辅助设计 下载板 PLD计算机辅助设计 下载板 可编程逻辑器件的结构 例: 用PROM实现字符发生器 例:字符发生器 设计一个64字符的字库,每个字符以 8×5点阵表示。 存储器 典型器件 ? PROM: Texas公司 · TBP28S42 256×8位 存取时间为70ns · TBP34R162 ? EPROM: Intel公司 · 2716(2K×8位) · 27C202C (16K×16位) · 27C040 (512K×8位)等 可编程逻辑器件(PAL) 部分型号 (如:PAL16R4 、 PAL10H8) 命名含义: · 前缀PAL:器件类型 · 中间数字:输入引脚 · 最后数字:输出引脚 · 字母: H:与-或阵列(高输出) L:与-或阵列(低输出) 异步可编程I/O结构 R:寄存型输出结构 X:与-或-异或逻辑阵列 A:算术选通反馈结构 可编程逻辑器件(GAL) 通用阵列逻辑(GAL) 1.种类: ① 普通型GAL 与门阵列可编程,或门阵列固定连接 GAL16V8、GAL20V8等 ② 通用型GAL ·简化输出逻辑宏单元的结构 ·增加阵列规模 ·增加两个专用乘积项 异步复位乘积项 同步置位乘积项 GAL18V10、GAL22V10、GAL26CV12等 ③ 异步型GAL 适用于异步时序逻辑 每个输出逻辑宏单元OLMC中有8个乘积项 ·4个用于实现与-或式逻辑函数 ·4个分别作为异步复位、置位、时钟和输 出使能 GAL20RA10等 ④ FPLA型 Lattice公司第二代产品,与门、或门阵列均可编程 GAL6001等 ⑤ 在线可编程GAL 可在线编程和诊断 ispGAL16Z8等 2. GAL器件的基本结构: ? GAL16V8 ② 引脚信号: ·信号输入: ·8个输入缓冲器输入 ·输出反馈输入 ·时钟、OE端(使能)输入 ·OLMC结构控制信号: SYN、AC0、AC1n、XORn ·信号输出: 输出最多为8个 ? GAL16V8 ③ 输出逻辑宏单元(OLMC): Ⅰ)组成 · 1个或门,每个输入对应与阵列中1项 · 1个异或门,由XOR控制,极性可编程XOR=1时反相 · 1个D触发器,对异或门的输出状态起存储作用,使GAL适用于时序逻辑 · 4
文档评论(0)