新模拟电子线路 教学课件 杨凌 模拟电子线路 第12章 杨凌.pptVIP

新模拟电子线路 教学课件 杨凌 模拟电子线路 第12章 杨凌.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
杨 凌 ※第12章 在系统可编程模拟器件 §12.0 引言 1999年11月,美国Lattice公司率先推出在系统可编程模拟集成电路(Insystem Programmable Analog Circuit)及其软件开发平台,从而开拓了模拟可编程技术的广阔前景。在系统可编程模拟器件允许设计者使用开发软件在计算机上设计、修改电路,进行电路特性的仿真。仿真合格后,通过编程电缆将设计的电路下载到芯片中即可完成硬件设计。 在系统可编程模拟器件把高集成度、高精确度的设计 §12.0 引言 §12.1 主要器件的特性及应用 §12.1 主要器件的特性及应用 §12.1 主要器件的特性及应用 §12.1 主要器件的特性及应用 §12.1 主要器件的特性及应用 §12.1 主要器件的特性及应用 §12.1 主要器件的特性及应用 §12.1 主要器件的特性及应用 §12.2 PAC-Designer软件及开发实例 §12.2 PAC-Designer软件及开发实例 §12.2 PAC-Designer软件及开发实例 §12.2 PAC-Designer软件及开发实例 §12.2 PAC-Designer软件及开发实例 §12.2 PAC-Designer软件及开发实例 §12.2 PAC-Designer软件及开发实例 §12.2 PAC-Designer软件及开发实例 §12.2 PAC-Designer软件及开发实例 §12.2 PAC-Designer软件及开发实例 欢 迎 提 出 批 评 指 正 ! * 在线教务辅导网: 教材其余课件及动画素材请查阅在线教务辅导网 QQ:349134187 或者直接输入下面地址: 《 模 拟 电 子 线 路 》 第12章 集于一片ispPAC中,取代了许多传统的独立标准器件所能实 现的电路功能。它可以实现的功能有:对信号进行放大、衰 减、滤波、求和、求差、积分等,并且可以将数字信号转换 为模拟信号。它还可以把器件中的多个功能块进行互连,对 电路进行重构。能简单容易地调整电路的增益、带宽、偏移 等。ispPAC器件的最大优点是可以反复编程,次数可达10 000次之多。 目前常用的模拟可编程器件有:ispPAC10、ispPAC20、ispPAC30、ispPAC80/81。模拟可编程器件的功能主要是组成放大器、加法器、减法器、积分器、差分放大器、比较器、有源滤波器等。 一、 ispPAC10 ispPAC10的内部结构框图如图12.1(a)所示。其中包括四个独立的PAC块、配置存储器、模拟布线池、参考电压和自校正单元以及isp接口等。器件用+5V电源供电。ispPAC10为28脚双列直插封装,管脚排列如图12.1(b)所示。 PAC块 PAC块 PAC块 PAC块 配置存储器 模拟布线池 参考电压 自校正 1 2 3 4 5 6 7 8 9 1011121314 OUT2 + OUT2- IN2 + IN2- TD1 TRST VS(5V) TDO TCK TMS IN4- IN4 + OUT4- OUT4 + 2827262524232221201918171615 OUT1+ OUT1- IN1 + IN1- TEST(tie to GND) TEST(tie to GND) VREFout GND(0V) CAL CMVin IN3- IN3 + OUT3- OUT3 + (a) (b) 图12.1 ispPAC10的内部结构图及管脚封装图 (a)内部结构图 (b)管脚封装图 二、 ispPAC20 ispPAC20的内部结构框图如图12.2(a)所示。它有两个基本单元PAC块、两个比较器、一个八位D/A转换器、配置存储器、参考电压、自动校正单元、模拟布线池及isp接口所组成。该器件为44脚封装,管脚排列如图12.2(b)所示。该器件具有独特的自动校准能力,可以达到很低的失调误差 (PAC块增益为10时,输入失调<100μV)。 4 39 D7(MSB) D6 D5 D4

您可能关注的文档

文档评论(0)

118压缩包课件库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档