乔雪婷格式版.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
乔雪婷格式版.doc

本科毕业设计(论文) 院 (系): 专 业: 班 级: 学 生: 学 号: 指导教师: 2013年 06月 本科毕业设计(论文) 院 (系): 专 业: 班 级: 学 生: 学 号: 指导教师: 2013年 06月 基于FPGA的多功能信号发生器的设计 摘要 多功能信号发生器已成为现代测试领域应用最为广泛的通用仪器之一,代表了信号源的发展方向。直接数字频率合成(DDS)是二十世纪七十年代初提出的一种全数字的频率合成技术,其查表合成波形的方法可以满足产生任意波形的要求。由于现场可编程门阵列(FPGA)具有高集成度、高速度、可实现大容量存储器功能的特性,能有效地实现DDS技术,极大的提高函数发生器的性能,降低生产成本。 本文由信号发生器的发展说起,引申到本课题的研究意义,以本课题的研究任务为中心,由总体到部分,由理论到实验,依次阐述了本课题的研究过程。 本文以FPGA 芯片为载体,通过QuartusII的LPM_ROM模块和Verilog HDL语言为核心设计一个多功能信号发生器,实现四种波形(正弦波、方波、三角波、锯齿波)的切换,波形的单、连续周期的输出,以及对波形输出频率的控制。 本文以黑金动力社区研发设计的FPGA的DB2C8开发板为实验对象,文中的所有设计都是根据该开发板的资源进行设计的,同时也展示了该开发板的基本资源情况。本设计使用的数模转换器是AD公司推出的AD9708,该器件不但满足本设计的需求,可以对输出波形信号幅值进行调节,还带有低通滤波器。 本文使用Verilog HDL语言进行逻辑硬件编程,实现波形的单/连续输出、频率的控制以及波型的切换。此外,应用SOPC技术,进行系统硬件和软件的开发,实现从片外sdram读取指定地址范围数据输出,进而实现整个设计的目标。 关键词:多功能信号发生器;FPGA;SOPC Design of multifunctional signal generator based on FPGA Abstract Multi-function signal generator has become one of the most popular instruments in modern testing field, represents the development direction of the signal source. Direct digital frequency synthesis (DDS) is the frequency synthesis technique is proposed in the early nineteen seventies a full digital waveform synthesis, look-up table method which can meet the requirements of arbitrary waveform generation. As the field programmable gate array (FPGA) has a high degree of integration, high speed, can achieve the functional characteristics of large-capacity memory, can effectively realize the DDS technology, greatly improve the performance of the function generator, reduce production cost. In this paper, the development of the signal generator to start, extended to the significance of the thesis, with the research task as the center, from the whole to the part, from theory to experiment, explained the process of this research. This paper uses FPGA chip as the carrier, through the QuartusII LPM_ROM module and Verilog

文档评论(0)

只做精品 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档