电工学 常文平 第10章组合逻辑电路新.pptVIP

电工学 常文平 第10章组合逻辑电路新.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第10章 组合逻辑电路 本章基本要求: 10.1门电路基本概念 10.1.1 数制 计数的方法 一、计数体制 数制是一种计数的方法,常用的计数体制有十进制、二进制、八进制、十六进制等。 表10-2 常用的几种BCD码对照表 10.1.3基本逻辑运算 所谓逻辑,是指“条件”与“结果”的关系。在逻辑运算中,以输入信号反映“条件”,利用输出信号来反映“结果”,在这里不论条件还是结果,都只有两种取值,即0和1。 这里的0和1不对应具体的数值大小,而表示两种对立的逻辑状态,如事件的真和假、信号的有和无、开关的闭合与断开等。这种只有两种取值的变量具有二值性,称为逻辑变量。 在逻辑运算中有与逻辑、或逻辑、非逻辑三种基本逻辑关系,相应的基本逻辑运算为与、或、非。 10.1.3基本逻辑运算 一、与运算 与运算也称逻辑乘,其逻辑表达式为 F=A·B或F=AB 其意义为“只有当决定一件事情的所有条件都具备时,这件事情才可以实现”。 与运算真值表 10.1.3基本逻辑运算 二、或运算 或运算也称逻辑加,其逻辑表达式为 F=A+B 其意义为“决定一件事情的所有条件只要有一条具备时,这件事情就可以实现”。 或运算真值表 10.1.3基本逻辑运算 三、非运算 非运算是对一个逻辑变量的否定,逻辑表达式为 其意义为“当条件为真时,事件发生所出现的结果必然是与这种条件相反的结果。”。 非运算真值表 四、常用复合逻辑运算 逻辑符号对照 10.2 集成TTL逻辑门电路 常用的集成逻辑门电路有 晶体管-晶体管逻辑门电路,简称TTL门电路; 射极耦合逻辑门电路,简称ECL门电路; 金属-氧化物-半导体互补对称逻辑门电路,简称CMOS门电路; 以及集成注入逻辑门电路(I2L); NMOS门电路等。 集成门电路可以实现与、或、非、与非、或非等很多功能,本节只介绍TTL与非门电路。 10.2.1 TTL与非门电路 与非门的外引线排列图 图10-5是两种TTL与非门的外引线排列图。其中(a)为74LS00表示2输入端四与非门,(b)为74LS20表示4输入端双与非门,一片集成逻辑门电路内的各个逻辑门互相独立,可以单独使用,但所有的逻辑门共用电源和地。 10.2.2 TTL与非门的主要技术参数 1.输出高电平UOH和输出低电平UOL UOH和UOL分别表示输出端的电平为高或者低,对于TTL与非门来说,其典型值分别为3.6V和0.3V。考虑到元件参数的差异及实际使用时的情况,一般规定输出高电平的下限值和输出低电平的上限值分别为2.7V和0.5V。 2.门槛电压UTH 门槛电压也称阈值电压,是输入电压使晶体管V5截止与导通的分界线,也是使输出端为高、低电平的分界线时的输入电压。 10.2.2 TTL与非门的主要技术参数 3.扇入和扇出系数N0 扇入系数定义为单个门的输入端的个数,扇出系数是指输出端最多能带同类门的个数,它反应了与非门的最大负载能力。 一般TTL与非门电路的扇出系数为8~10,而性能较好的门电路的扇出系数最高可达50。 4.平均传输延迟时间tpd 平均传输延迟时间是一项动态指标,因为与非门输出端电压的动态波形相对于输入电压波形总有一定的延迟。 平均延迟时间一般为3~10ns,延迟时间越短则动作越迅速,电路性能越好。 10.2.3 三态输出“与非”门电路 输出端高电平、低电平、高阻状态。 所谓的高阻即该端没有输出信号。下图 是三态输出“与非”门电路及其图形符号,其中A、B为输入端,二极管D用来构成控制端E(也称“使能端”)。 当控制端为高电平时,该电路为 “与非”门电路,当控制端为低电平时,不论输入为何状态,输出端都开路而没有任何输出信号。 10.2.4 集成TTL门电路芯片 表10-6 常用的74LS系列集成电路的型号和功能 10.3 逻辑代数 逻辑代数是英国数学家乔治·布尔首先创立的,因此又称布尔代数。 10.3.1逻辑代数的基本定律和基本规则 反演律: 证:当A=0时, 当A≠0时,必有A=1,此时 吸收律:A(A+B)=A A+AB=A

文档评论(0)

带头大哥 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档